FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド

ID 683872
日付 12/15/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

3.4.7. RX PMAのステータス信号

表 44.  RX PMAのステータス信号変数の定義については、表 1 を参照してください。
信号名 クロックドメイン/リセット 方向 説明
fgt_rx_signal_detect [N-1:0] 非同期 出力 FGT RX信号の検出を示すものです。
fgt_rx_signal_detect_lfps [N-1:0] 非同期 出力

SATA LFPS (Low Frequency Periodic Signaling) 信号の検出を示します。

rx_is_lockedtoref [N-1:0] 非同期 出力 CDRロックステータス信号。
  • 1’b1 – CDRは、PPMしきい値内でリファレンス・クロックに周波数ロックされています。
  • 1’b0 – CDRは、PPMしきい値内で周波数ロックされていません。FGT PMAにのみ適用されます。

lockedtodataがHighで維持されている際は、lockedtoref信号の状態は重要ではありません。

rx_is_lockedtodata [N-1:0] 非同期 出力 RX CDRデータ・ロック・ステータス信号。
  • 1’b0: CDRはデータにロックされていません。
  • 1’b1: CDRはデータにロックされています。FGT PMAとFHT PMAの両方に適用されます。

アサートされると、CDRがデータにロックされるモードに入っていることを示します。継続的にアサートされ、アサートとデアサートが切り替わらない場合は、CDRが実際にデータにロックされていることを保証することができます。

fgt_rx_set_locktoref [N-1:0] 非同期 入力

1'b1: CDRをリファレンスへのロックモードで維持します。

1'b0: CDRを自動モードで維持します。

fgt_rx_cdr_freeze[N-1: 0] 非同期 入力 このポートをGPONで使用し、非アクティブなタイムスロット時にCDRロック状態をフリーズします。