このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. Fタイルの概要
2. Fタイルのアーキテクチャー
3. F-Tile PMA/FEC Direct PHY Intel® FPGA IPの実装
4. F-Tile Reference and System PLL Clocks Intel® FPGA IPの実装
5. F-Tile Global Avalon® Memory-Mapped Interface Intel® FPGA IPの実装
6. FタイルPMA/FEC Direct PHYデザインの実装
7. サポートされているツール
8. Fタイル・トランシーバー・リンクのデバッグ
9. FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド・アーカイブ
10. FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド改訂履歴
2.2.2.1. 400GハードIPとFHTを使用している1つの200GbE-4インターフェイスの実装
2.2.2.2. 400GハードIPとFHTを使用している1つの200GbE-2インターフェイスの実装
2.2.2.3. 400GハードIPとFHTを使用している1つの100GbE-1インターフェイスの実装
2.2.2.4. 400GハードIPとFGTを使用している1つの100GbE-4インターフェイスの実装
2.2.2.5. 200GハードIPとFGTを使用している1つの10GbE-1インターフェイスの実装
2.2.2.6. 400GハードIPとFHTを使用している3つの25GbE-1インターフェイスの実装
2.2.2.7. 400GハードIPとFHTを使用している1つの50GbE-1インターフェイスと2つの25GbE-1インターフェイスの実装
2.2.2.8. 400GハードIPとFHTを使用している1つの100GbE-1インターフェイスと2つの25GbE-1インターフェイスの実装
2.2.2.9. 400GハードIPとFHTを使用している2つの100GbE-1インターフェイスと1つの25GbE-1インターフェイスの実装
2.2.2.10. 400GハードIPとFHTを使用している100GbE-1、100GbE-2、および50GbE-1インターフェイスの実装
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IPの概要
3.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IPを使用するデザイン
3.3. IPのコンフィグレーション
3.4. 信号とポートのリファレンス
3.5. PMAおよびFECモードにおけるPHY TXおよびRXデータパスのビット・マッピング
3.6. クロック
3.7. カスタム拍生成ポートとロジック
3.8. リセットのアサート
3.9. ボンディングの実装
3.10. 独立したポートのコンフィグレーション
3.11. コンフィグレーション・レジスター
3.12. コンフィグレーション可能な インテル® Quartus® Prime開発ソフトウェアの設定
3.13. ハードウェア・テストに向けたF-Tile PMA/FEC Direct PHY Intel® FPGA IPのコンフィグレーション
3.14. Avalon® メモリーマップド・インターフェイスを使用してのハードウェア・コンフィグレーション
3.4.1. TXおよびRXのパラレルおよびシリアル・インターフェイス信号
3.4.2. TXおよびRXのリファレンス・クロックとクロック出力インターフェイス信号
3.4.3. リセット信号
3.4.4. RS-FECの信号
3.4.5. カスタム拍のコントロールおよびステータス信号
3.4.6. TX PMAのステータス信号
3.4.7. RX PMAのステータス信号
3.4.8. TX/RXのPMAおよびコア・インターフェイスFIFOの信号
3.4.9. PMA Avalon® メモリーマップド・インターフェイスの信号
3.4.10. データパス Avalon® メモリーマップド・インターフェイスの信号
6.1. FタイルPMA/FEC Direct PHYデザインの実装
6.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IPのインスタンス化
6.3. F-Tile PMA/FEC Direct PHY Intel® FPGA IPでのRS-FEC Directデザインの実装
6.4. F-Tile Reference and System PLL Clocks Intel® FPGA IPのインスタンス化
6.5. カスタム拍生成ポートとロジックのイネーブル
6.6. FタイルPMA/FEC Direct PHYデザインのIPの接続
6.7. FタイルPMA/FEC Direct PHYデザインのシミュレーション
6.8. Fタイル・インターフェイスのプランニング
3.11.5. レーンのオフセットアドレス
FHT PMA
レーンのオフセットアドレス情報は、FHT and FGT PMA Register Mapsの各レーンのオフセットです。
次の表は、FHT PMAのレーン番号とオフセットアドレスのマッピングを示しています。ワードアドレスはbyte address/4です。
| レーン番号 | オフセットアドレス (バイトアドレス) |
|---|---|
| 0 | 0x40000 |
| 1 | 0x48000 |
| 2 | 0x50000 |
| 3 | 0x58000 |
例えば、レジスターマップのレジスターアドレス0x45800にアクセスする必要がある場合は、レーンごとに0x8000を追加します。
- レーン0 -> 0x45800
- レーン1 -> 0x4D800
- レーン2 -> 0x55800
- レーン3 -> 0x5D800
FGT PMA
次の表は、クアッド内の各レーンのFGT PMAオフセットアドレスを示しています。ワードアドレスはbyte address/4です。
| レーン番号 | オフセットアドレス (バイトアドレス) |
|---|---|
| 0 | 0x40000 |
| 1 | 0x48000 |
| 2 | 0x50000 |
| 3 | 0x58000 |
例えば、クアッド内のFGT PMAレーンのTXイコライザー係数の設定を更新する必要がある場合は、レジスター・マップ・ファイルでレーン0 (0x47830) のTXイコライザー係数のオフセットレジスターを参照し、レーンの増加ごとに0x8000hを追加します。次のようになります。
- レーン0 -> 0x47830
- レーン1 -> 0x4F830
- レーン2 -> 0x57830
- レーン3 -> 0x5F830
注: レーン1、レーン2、およびレーン3の情報を読み出す際の0x8000hのインクリメント方法は、0xFFFFCレジスターには適用されません。詳細は、F-Tile PMA/FEC Direct PHY Intel® FPGA IPのレジスターマップを参照してください。
注: デザインに複数のFGTクアッドに広がるFGT PMAレーンが5つ以上ある場合は、論理 Avalon メモリーマップド・ポートのインデックス を参照してください。