このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. Fタイルの概要
2. Fタイルのアーキテクチャー
3. F-Tile PMA/FEC Direct PHY Intel® FPGA IPの実装
4. F-Tile Reference and System PLL Clocks Intel® FPGA IPの実装
5. F-Tile Global Avalon® Memory-Mapped Interface Intel® FPGA IPの実装
6. FタイルPMA/FEC Direct PHYデザインの実装
7. サポートされているツール
8. Fタイル・トランシーバー・リンクのデバッグ
9. FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド・アーカイブ
10. FタイルのアーキテクチャーとPMAおよびFEC Direct PHY IPのユーザーガイド改訂履歴
2.2.2.1. 400GハードIPとFHTを使用している1つの200GbE-4インターフェイスの実装
2.2.2.2. 400GハードIPとFHTを使用している1つの200GbE-2インターフェイスの実装
2.2.2.3. 400GハードIPとFHTを使用している1つの100GbE-1インターフェイスの実装
2.2.2.4. 400GハードIPとFGTを使用している1つの100GbE-4インターフェイスの実装
2.2.2.5. 200GハードIPとFGTを使用している1つの10GbE-1インターフェイスの実装
2.2.2.6. 400GハードIPとFHTを使用している3つの25GbE-1インターフェイスの実装
2.2.2.7. 400GハードIPとFHTを使用している1つの50GbE-1インターフェイスと2つの25GbE-1インターフェイスの実装
2.2.2.8. 400GハードIPとFHTを使用している1つの100GbE-1インターフェイスと2つの25GbE-1インターフェイスの実装
2.2.2.9. 400GハードIPとFHTを使用している2つの100GbE-1インターフェイスと1つの25GbE-1インターフェイスの実装
2.2.2.10. 400GハードIPとFHTを使用している100GbE-1、100GbE-2、および50GbE-1インターフェイスの実装
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IPの概要
3.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IPを使用するデザイン
3.3. IPのコンフィグレーション
3.4. 信号とポートのリファレンス
3.5. PMAおよびFECモードにおけるPHY TXおよびRXデータパスのビット・マッピング
3.6. クロック
3.7. カスタム拍生成ポートとロジック
3.8. リセットのアサート
3.9. ボンディングの実装
3.10. 独立したポートのコンフィグレーション
3.11. コンフィグレーション・レジスター
3.12. コンフィグレーション可能な インテル® Quartus® Prime開発ソフトウェアの設定
3.13. ハードウェア・テストに向けたF-Tile PMA/FEC Direct PHY Intel® FPGA IPのコンフィグレーション
3.14. Avalon® メモリーマップド・インターフェイスを使用してのハードウェア・コンフィグレーション
3.4.1. TXおよびRXのパラレルおよびシリアル・インターフェイス信号
3.4.2. TXおよびRXのリファレンス・クロックとクロック出力インターフェイス信号
3.4.3. リセット信号
3.4.4. RS-FECの信号
3.4.5. カスタム拍のコントロールおよびステータス信号
3.4.6. TX PMAのステータス信号
3.4.7. RX PMAのステータス信号
3.4.8. TX/RXのPMAおよびコア・インターフェイスFIFOの信号
3.4.9. PMA Avalon® メモリーマップド・インターフェイスの信号
3.4.10. データパス Avalon® メモリーマップド・インターフェイスの信号
6.1. FタイルPMA/FEC Direct PHYデザインの実装
6.2. F-Tile PMA/FEC Direct PHY Intel® FPGA IPのインスタンス化
6.3. F-Tile PMA/FEC Direct PHY Intel® FPGA IPでのRS-FEC Directデザインの実装
6.4. F-Tile Reference and System PLL Clocks Intel® FPGA IPのインスタンス化
6.5. カスタム拍生成ポートとロジックのイネーブル
6.6. FタイルPMA/FEC Direct PHYデザインのIPの接続
6.7. FタイルPMA/FEC Direct PHYデザインのシミュレーション
6.8. Fタイル・インターフェイスのプランニング
2.4.1.2. FGTとシステムPLLのリファレンス・クロック・ネットワーク
FGT PMAには10個のリファレンス・クロックがあります。FGTリファレンス・クロックのうちの8個 (refclk[0] - refclk[7]) は入力ポートとしてコンフィグレーションすることができます。残りの2つのFGTリファレンス・クロックは双方向です。FGTリファレンス・クロックの周波数の範囲は25から380MHzです (HDMI専用の場合は25から100MHz)。
refclk[0] からrefclk[7] は、システムPLLのリファレンス・クロックとして共有することもできます。詳細は、システムPLLを参照してください。システムPLLのリファレンス・クロック周波数の範囲は、100から380MHzです。
FGTとシステムPLLのリファレンス・クロックには、3つのタイプがあります。
- グローバル・リファレンス・クロックには、4つのFGTクアッドからアクセス可能
- リージョナル・リファレンス・クロックには、2つのクアッドからアクセス可能
- ローカル・リファレンス・クロックには、1つのクアッドからアクセス可能
グローバルおよびリージョナル・リファレンス・クロックは、システムPLLからもアクセス可能です。詳細は、次の表を参照してください。
FGTクアッドに広がるハードIPでは、すべてのクアッドからアクセス可能なリファレンス・クロックを使用する必要があります。例えば、 PCIe* x16では、refclk[2]、refclk[3]、refclk[4]、refclk[5] のみを使用することができます。
図 47. FGTとシステムPLLのリファレンス・クロック・ネットワーク
| FGTとシステムPLLのリファレンス・クロック | タイプ | 方向 | FGT PMAにアクセス可能か | アクセス可能なFGTクアッド | システムPLLにアクセス可能か | アクセス可能なシステムPLL |
|---|---|---|---|---|---|---|
| refclk[0] | リージョナル | 入力 | はい | Quad0、Quad1 | はい | システムPLL 1、2、3 |
| refclk[1] | リージョナル | 入力 | はい | Quad0、Quad1 | はい | システムPLL 1、2、3 |
| refclk[2] | グローバル | 入力 | はい | Quad0、Quad1、Quad2、Quad3 | はい | システムPLL 1、2、3 |
| refclk[3] | グローバル | 入力 | はい | Quad0、Quad1、Quad2、Quad3 | はい | システムPLL 1、2、3 |
| refclk[4] | グローバル | 入力 | はい | Quad0、Quad1、Quad2、Quad3 | はい | システムPLL 1、2、3 |
| refclk[5] | グローバル | 入力 | はい | Quad0、Quad1、Quad2、Quad3 | はい | システムPLL 1、2、3 |
| refclk[6] | リージョナル | 入力 | はい | Quad2、Quad3 | はい | システムPLL 1、2、3 |
| refclk[7] | リージョナル | 入力 | はい | Quad2、Quad3 | はい | システムPLL 1、2、3 |
| refclk[8] | ローカル | 入力または出力 11 | はい | Quad2 | いいえ | 該当なし |
| refclk[9] | ローカル | 入力または出力 11 | はい | Quad3 | いいえ | 該当なし |
11 出力としてコンフィグレーションされている場合、出力ピンは、(アクセス可能なクアッドの) 4つのFGT PMAの1つからRXリカバリークロックを提供します。このFGT PMAは、ランタイムに手動で選択することができます。
- このRXリカバリークロックは、それぞれのPMAがデータへのロック (LTD) を達成すると有効になります。
- このコンフィグレーションの主なユースケースはCPRIプロトコルです。サポートされるリカバリークロックの周波数に関しては、 F-Tile CPRI PHY Intel® FPGA IP User Guide を参照してください。