インテルのみ表示可能 — GUID: mwh1410383407761
Ixiasoft
1.6.2.2.1. Aldec ActiveHDL*またはRiviera Pro* Simulatorセットアップ・スクリプトの入手
1.6.2.2.2. Cadence Incisive* Simulatorセットアップ・スクリプトの入手
1.6.2.2.3. Cadence Xcelium* シミュレーター・セットアップ・スクリプトのソーシング
1.6.2.2.4. Mentor Graphics ModelSim* Simulatorセットアップ・スクリプトの入手
1.6.2.2.5. Synopsys VCS* Simulatorセットアップ・スクリプトの入手
1.6.2.2.6. Synopsys VCS* MX Simulatorセットアップ・スクリプトの入手
インテルのみ表示可能 — GUID: mwh1410383407761
Ixiasoft
1. インテル FPGAデザインのシミュレーション
更新対象: |
---|
インテル® Quartus® Prime デザインスイート 18.0 |
この翻訳版は参照用であり、翻訳版と英語版の内容に相違がある場合は、英語版が優先されるものとします。翻訳版は、資料によっては英語版の更新に対応していない場合があります。最新情報につきまし ては、必ずこの翻訳版は参照用であり、翻訳版と英語版の内容に相違がある場合は、英語版が優先されるものとします。翻訳版は、資料によっては英語版の更新に対応していない場合があります。最新情報につきまし ては、必ず英語版の最新資料をご確認ください。 |
このドキュメントでは、インテル FPGAデバイスをターゲットとするシミュレーション・デザインについて説明します。シミュレーションは、デバイスのプログラミング前のデザインの挙動を検証します。 インテル® Quartus® Prime開発ソフトウェアは、サポートされているEDAシミュレーターでのRTLレベルおよびゲートレベルのデザインをサポートします。シミュレーションには、シミュレーターの作業環境の設定、シミュレーション・モデル・ライブラリーのコンパイル、シミュレーションの実行が含まれます。