インテル® Agilex™ 汎用I/OおよびLVDS SERDESユーザーガイド

ID 683780
日付 4/13/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.3.2.5.5. タイミング・クロージャーのガイドライン

GPIO入力レジスターでは、入力遅延チェーンを設定しないと、入力I/O転送はホールド時間を満たさなくなる可能性があります。この障害は、クロック遅延がデータ遅延よりも大きいために発生します。

ただし、I/O PLLがGPIO入力レジスター (シンプルレジスターまたはDDIOモード) のクロックを駆動する場合は、補正モードをソース・シンクロナス・モードに設定できます。 Fitterは、I/O PLLを自動的にコンフィグレーションして、入力I/Oタイミング解析用のセットアップおよびホールドスラックを改善します。

GPIO出力および出力イネーブルレジスターでは、出力遅延チェーンおよび出力イネーブル遅延チェーンを使用して、出力データおよびクロックに遅延を追加できます。

  • セットアップ時間の違反が発生した場合は、出力クロック遅延チェーンの設定を増やすことができます。
  • ホールド時間の違反が発生した場合は、出力クロック遅延チェーンの設定を増やすことができます。