このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. インテル® Agilex™ 汎用I/OおよびLVDS SERDESの概要
2. インテル® Agilex™ I/Oの機能および使用
3. インテル® Agilex™ I/O終端
4. インテル® Agilex™ の高速SERDES I/Oアーキテクチャー
5. I/OおよびLVDS SERDESのデザイン・ガイドライン
6. インテル® Agilex™ 汎用I/OおよびLVDS SERDESユーザーガイドに関連するドキュメント
7. インテルAgilex汎用I/OおよびLVDS SERDESユーザーガイド・アーカイブ
8. インテル® Agilex™ 汎用I/OおよびLVDS SERDESユーザーガイドの改訂履歴
4.1. インテル® Agilex™ の高速SERDES I/Oの概要
4.2. 高速LVDS I/O実装のためのLVDS SERDES Intel FPGA IPの使用
4.3. インテル® Agilex™ LVDS SERDESのトランスミッター
4.4. インテル® Agilex™ LVDS SERDESのレシーバー
4.5. 外部PLLモードのインテルAgilex LVDSインターフェイス
4.6. LVDS SERDES IPの初期化およびリセット
4.7. インテル® Agilex™ LVDS SERDESのソースシンクロナスのタイミングバジェット
4.8. LVDS SERDES IPのタイミング
4.9. LVDS SERDES IPのデザイン例
5.1.1. VREFソースおよび VREF ピン
5.1.2. VCCIO_PIO電圧に基づくI/O規格の実装
5.1.3. OCTキャリブレーション・ブロック要件
5.1.4. 配置要件
5.1.5. 同時スイッチング・ノイズ (SSN)
5.1.6. 特別なピンの要件
5.1.7. 外部メモリー・インターフェイスのピン配置要件
5.1.8. HPS共有I/Oの要件
5.1.9. クロッキング要件
5.1.10. SDM共有I/Oの要件
5.1.11. コンフィグレーション・ピン
5.1.12. 未使用ピン
5.1.13. 電源シーケンス中のGPIO、HPS、およびSDMバンクのI/Oピンのガイドライン
5.1.14. 最大DC電流制限
5.1.15. 1.2 V I/Oインターフェイスの電圧レベルの互換性
5.1.16. I/Oシミュレーション
3.1.4.2.1. リリース情報
IPバージョンは インテル® Quartus® Primeデザインスイート v19.1までのソフトウェア・バージョンと同じです 。 インテル® Quartus® Primeデザインスイート ソフトウェア・バージョン19.2以降では、IPコアに新しいIPバージョン管理スキームがあります。
IPバージョン(X.Y.Z)番号は、インテルQuartus Prime開発ソフトウェアのバージョンごとに異なる場合があります。それぞれの番号の変更は、以下を意味します。
- Xは、IPのメジャーリビジョンを示します。 インテルQuartus Prime開発ソフトウェアを更新する場合は、IPを再生成する必要があります。
- Yは、IPに新しい機能が含まれることを示します。IPを再生成し、これらの新しい機能を含めます。
- Zは、IPに軽微な変更が含まれることを示します。IPを再生成し、これらの変更を含めます。
| 項目 | 説明 |
|---|---|
| バージョン | 19.3.0 |
| インテル® Quartus® Primeバージョン | 20.1 |
| リリース日 | 2020.04.13 |