インテル® Agilex™ 汎用I/OおよびLVDS SERDESユーザーガイド

ID 683780
日付 4/13/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.2.4. プログラマブル・バス・ホールド

インテル® Agilex™ デバイスは、1.2 V LVCMOS出力でプログラマブル・バス・ホールド機能をサポートします。各I/Oピンはオプションのバスホールド機能を提供します。これはコンフィ グレーション後にのみアクティブになります。デバイスがユーザーモードに入ると、バスホールド回路は、コンフィグレーション終了時にピン上に生じた値をキャプチャーします。

バスホールド回路は抵抗を使用して、最後にドライブされたピンのステートに信号レベルを微弱な電流でプルします。バスホールド回路は、次の入力信号が生じるまでこのピンのステートを保持します。このため、バスをトライステートにする場合に、信号レベルを保つ外部プルアップまたはプルダウン抵抗が不要になります。

各I/Oピンで、バスホールド回路で駆動されないピンを個別に指定し、ノイズにより意図しない高周波スイッチングを引き起こす恐れのある入力しきい値電圧から引き離すことができます。信号のオーバードライブを防止するために、バスホールド回路は VCCIO_PIO レベルより低い電圧レベルでI/Oピンを駆動します。

バスホールド機能をイネーブルした場合には、プログラマブル・プルアップ・オプションが使用できません。