インテル® Agilex™ 汎用I/OおよびLVDS SERDESユーザーガイド

ID 683780
日付 4/13/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

4.3.1. LVDS SERDESのトランスミッター・ブロック

専用回路は、真の差動バッファー、シリアライザー、およびトランスミッターとレシーバー間で共有できるI/O PLLで構成されています。シリアライザーは、FPGAファブリックから最大10 ビット幅のパラレルデータを取得し、それをロードレジスターにクロックします。その後、データを差動バッファーに送信する前にI/O PLLによってクロックされたシフトレジスターを使用して、データをシリアライズ化します。パラレルデータのMSBが最初に送信されます。

注: SERDESチャネルを駆動するPLLは、整数PLLモードで動作する必要があります。シリアライザーをバイパスする場合は、PLLは必要ありません。
図 53. LVDS SERDESのトランスミッター
表 58.  LVDS SERDESのトランスミッターの専用回路および機能
専用回路 / 機能 説明
差動I/Oバッファー LVDS、RSDS、およびMini-LVDSと互換性のあるTrue Differential Signaling I/O規格をサポートします。
SERDES 3から10ビット幅のシリアライザー
PLL (フェーズ・ロック・ループ) ロードおよびシフトレジスターをクロック
プログラマブルVOD 出力電圧振幅を調整します。
プログラマブル・プリエンファシス 出力電流をブーストします。