このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. インテル® Agilex™ 汎用I/OおよびLVDS SERDESの概要
2. インテル® Agilex™ I/Oの機能および使用
3. インテル® Agilex™ I/O終端
4. インテル® Agilex™ の高速SERDES I/Oアーキテクチャー
5. I/OおよびLVDS SERDESのデザイン・ガイドライン
6. インテル® Agilex™ 汎用I/OおよびLVDS SERDESユーザーガイドに関連するドキュメント
7. インテルAgilex汎用I/OおよびLVDS SERDESユーザーガイド・アーカイブ
8. インテル® Agilex™ 汎用I/OおよびLVDS SERDESユーザーガイドの改訂履歴
4.1. インテル® Agilex™ の高速SERDES I/Oの概要
4.2. 高速LVDS I/O実装のためのLVDS SERDES Intel FPGA IPの使用
4.3. インテル® Agilex™ LVDS SERDESのトランスミッター
4.4. インテル® Agilex™ LVDS SERDESのレシーバー
4.5. 外部PLLモードのインテルAgilex LVDSインターフェイス
4.6. LVDS SERDES IPの初期化およびリセット
4.7. インテル® Agilex™ LVDS SERDESのソースシンクロナスのタイミングバジェット
4.8. LVDS SERDES IPのタイミング
4.9. LVDS SERDES IPのデザイン例
5.1.1. VREFソースおよび VREF ピン
5.1.2. VCCIO_PIO電圧に基づくI/O規格の実装
5.1.3. OCTキャリブレーション・ブロック要件
5.1.4. 配置要件
5.1.5. 同時スイッチング・ノイズ (SSN)
5.1.6. 特別なピンの要件
5.1.7. 外部メモリー・インターフェイスのピン配置要件
5.1.8. HPS共有I/Oの要件
5.1.9. クロッキング要件
5.1.10. SDM共有I/Oの要件
5.1.11. コンフィグレーション・ピン
5.1.12. 未使用ピン
5.1.13. 電源シーケンス中のGPIO、HPS、およびSDMバンクのI/Oピンのガイドライン
5.1.14. 最大DC電流制限
5.1.15. 1.2 V I/Oインターフェイスの電圧レベルの互換性
5.1.16. I/Oシミュレーション
4.9.1. LVDS SERDES IPの合成可能なインテルQuartus Primeのデザイン例
合成可能なデザイン例は、 インテル® Quartus® Primeのプロジェクトに含むことができるコンパイル対応のプラットフォーム・デザイナーシステムです。
デザイン例には、IPパラメーター・エディターでコンフィグレーションしたパラメーター設定を使用します。
- トランスミッターまたはレシーバーを備えた基本LVDS SERDES IPシステム
- 外部PLLに接続されたトランスミッターまたはレシーバーを備えたLVDS SERDES IPシステム
図 81. 内部PLLを備えた基本LVDS SERDES IPシステム
外部PLLを使用するためにIPをコンフィグレーションした場合、生成されたデザイン例は適切にコンフィグレーションされたIOPLLインテルFPGA IPを接続します。
図 82. 外部PLLを備えた基本LVDS SERDES IPシステムこの図では、qsys_interface_bridgeがIOPLL IPとLVDS SERDES IP間のプラットフォーム・デザイナー接続を提供しています。簡単にするために、このブリッジは他の図には示されていません。
PLLのコンフィグレーション方法を示すために、デザイン例には lvds_external_pll.qsys プラットフォーム・デザイナーファイルも提供しています。ファイルは、外部PLLとして動作するようにコンフィグレーションされたIOPLL IPのスタンドアロン・バージョンを含んでいます。lvds_external_pll.qsys (修正済みまたは未修正) を使用して、外部PLLを備えたLVDSデザインを構築できます。
デザイン例の生成および使用
合成可能な インテル® Quartus® Primeデザイン例をソースファイルから生成するには、デザイン例のディレクトリーで次のコマンドを実行します。
quartus_sh -t make_qii_design.tcl -system ed_synth
TCLスクリプトは、ed_synth.qpf プロジェクト・ファイルを含む qii ディレクトリーを作成します。 インテル® Quartus® Prime開発ソフトウェアでこのプロジェクトを開いてコンパイルすることができます。
make_qii_design.tcl 引数の詳細については、次のコマンドを実行してください。
quartus_sh -t make_qii_design.tcl -help