インテル® Agilex™ 汎用I/OおよびLVDS SERDESユーザーガイド

ID 683780
日付 4/13/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

4.2.2.2.5. LVDS SERDES IPのClock Resource Summary

Clock Resource Summaryタブには、必要な周波数、位相シフト、必要なクロックのデューティー・サイクル、接続手順、およびIOPLLインテルFPGA IPで設定する必要がある補正モードが一覧表示されます。
次の表は、Clock Resource Summaryタブに表示される各コンフィグレーションの説明を示しています。
表 51.  Clock Resource Summaryのコンフィグレーションの説明
コンフィグレーション 説明
PLL VCO IOPLL IPのDesired VCO Frequencyパラメーターに設定する必要がある周波数を指定します。
Fast clock IOPLL IPの lvds_clk[1:0] ポートに設定する必要がある周波数、位相シフト、デューティー・サイクルを指定します。
Load enable IOPLL IPの loaden[1:0] ポートに設定する必要がある周波数、位相シフト、デューティー・サイクルを指定します。
Core clock コアクロック接続に使用されるIOPLL IPからの任意のPLL出力クロックに設定する必要がある周波数、位相シフト、デューティー・サイクルを指定します。
Compensation Mode IOPLL IPのCompensation Modeパラメーターに対して選択する必要があるオプションを指定します。