インテル® Agilex™ 汎用I/OおよびLVDS SERDESユーザーガイド

ID 683780
日付 4/13/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

インテルのみ表示可能 — GUID: ere1565857245156

Ixiasoft

ドキュメント目次

1.3.1. インテル® Agilex™ デバイスのI/Oバッファーおよびレジスター

I/Oレジスターは、ピンからコアへのデータを処理する入力パス、コアからピンへのデータを処理する出力パス、および出力バッファーへのOE信号を処理する出力イネーブル (OE) パスから構成されています。これらのレジスターによって、より速いソース同期レジスター間転送および再同期が可能になります。GPIO Intel FPGA IPを使用してこれらのレジスターを利用し、DDR回路を実装します。

入力パスおよび出力パスには、次のブロックが含まれます。
  • 入力レジスター - ペリフェラルからコアへのハーフ/フル・レート・データの転送をサポートします。また、I/Oバッファーからキャプチャーされたダブルまたはシングル・データ・レートのデータをサポートします。
  • 出力レジスター - コアからペリフェラルへのハーフ/フル・レート・データの転送をサポートします。また、I/Oバッファーへのダブルまたはシングル・データ・レートのデータ転送をサポートします。
  • OEレジスター - コアからペリフェラルへの出力イネーブル信号をサポートします。また、I/Oバッファーへのダブル・データ・レート/シングル・データ・レートのデータ転送をサポートします。
入力パスおよび出力パスは、次のフィーチャーもサポートしています。
  • クロックイネーブル
  • 非同期または同期リセット
  • 入力パスおよび出力パスのバイパスモード
  • 入力パスおよび出力パスの遅延チェーン
図 3.  インテル® Agilex™ デバイスでのIOE構造