このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
インテルのみ表示可能 — GUID: ere1565857245156
Ixiasoft
1. インテル® Agilex™ 汎用I/OおよびLVDS SERDESの概要
2. インテル® Agilex™ I/Oの機能および使用
3. インテル® Agilex™ I/O終端
4. インテル® Agilex™ の高速SERDES I/Oアーキテクチャー
5. I/OおよびLVDS SERDESのデザイン・ガイドライン
6. インテル® Agilex™ 汎用I/OおよびLVDS SERDESユーザーガイドに関連するドキュメント
7. インテルAgilex汎用I/OおよびLVDS SERDESユーザーガイド・アーカイブ
8. インテル® Agilex™ 汎用I/OおよびLVDS SERDESユーザーガイドの改訂履歴
4.1. インテル® Agilex™ の高速SERDES I/Oの概要
4.2. 高速LVDS I/O実装のためのLVDS SERDES Intel FPGA IPの使用
4.3. インテル® Agilex™ LVDS SERDESのトランスミッター
4.4. インテル® Agilex™ LVDS SERDESのレシーバー
4.5. 外部PLLモードのインテルAgilex LVDSインターフェイス
4.6. LVDS SERDES IPの初期化およびリセット
4.7. インテル® Agilex™ LVDS SERDESのソースシンクロナスのタイミングバジェット
4.8. LVDS SERDES IPのタイミング
4.9. LVDS SERDES IPのデザイン例
5.1.1. VREFソースおよび VREF ピン
5.1.2. VCCIO_PIO電圧に基づくI/O規格の実装
5.1.3. OCTキャリブレーション・ブロック要件
5.1.4. 配置要件
5.1.5. 同時スイッチング・ノイズ (SSN)
5.1.6. 特別なピンの要件
5.1.7. 外部メモリー・インターフェイスのピン配置要件
5.1.8. HPS共有I/Oの要件
5.1.9. クロッキング要件
5.1.10. SDM共有I/Oの要件
5.1.11. コンフィグレーション・ピン
5.1.12. 未使用ピン
5.1.13. 電源シーケンス中のGPIO、HPS、およびSDMバンクのI/Oピンのガイドライン
5.1.14. 最大DC電流制限
5.1.15. 1.2 V I/Oインターフェイスの電圧レベルの互換性
5.1.16. I/Oシミュレーション
インテルのみ表示可能 — GUID: ere1565857245156
Ixiasoft
1.3.1. インテル® Agilex™ デバイスのI/Oバッファーおよびレジスター
I/Oレジスターは、ピンからコアへのデータを処理する入力パス、コアからピンへのデータを処理する出力パス、および出力バッファーへのOE信号を処理する出力イネーブル (OE) パスから構成されています。これらのレジスターによって、より速いソース同期レジスター間転送および再同期が可能になります。GPIO Intel FPGA IPを使用してこれらのレジスターを利用し、DDR回路を実装します。
入力パスおよび出力パスには、次のブロックが含まれます。
- 入力レジスター - ペリフェラルからコアへのハーフ/フル・レート・データの転送をサポートします。また、I/Oバッファーからキャプチャーされたダブルまたはシングル・データ・レートのデータをサポートします。
- 出力レジスター - コアからペリフェラルへのハーフ/フル・レート・データの転送をサポートします。また、I/Oバッファーへのダブルまたはシングル・データ・レートのデータ転送をサポートします。
- OEレジスター - コアからペリフェラルへの出力イネーブル信号をサポートします。また、I/Oバッファーへのダブル・データ・レート/シングル・データ・レートのデータ転送をサポートします。
入力パスおよび出力パスは、次のフィーチャーもサポートしています。
- クロックイネーブル
- 非同期または同期リセット
- 入力パスおよび出力パスのバイパスモード
- 入力パスおよび出力パスの遅延チェーン
図 3. インテル® Agilex™ デバイスでのIOE構造