インテル® Agilex™ 汎用I/OおよびLVDS SERDESユーザーガイド

ID 683780
日付 4/13/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

4.1.1. 高速SERDESのアーキテクチャー

インテル® Agilex™ デバイスの各GPIOバンクは、2つのI/Oサブバンクで構成されています。各I/Oサブバンクは、次のコンポーネントで構成されています。
  • 12ペアの専用SERDESトランスミッター・チャネル。
  • 12ペアのDPAおよび非DPAモードをサポートする専用のSERDESレシーバーチャネル。上部のサブバンクからの4つのペアおよび下部のサブバンクからの8つのペアの専用SERDESレシーバーチャネルが、ソフトCDRモードをサポートします。ソフトCDRピンの正確な位置については、 インテル® Agilex™ デバイスのピンアウトファイルを参照してください。

SERDESトランスミッター・チャネルおよびレシーバーチャネルは互いに隣接しています。SERDESピンの正確な位置については、 インテル® Agilex™ デバイスのピンアウトファイルを参照してください。

図 48.  インテル® Agilex™ I/Oサブシステム (底面図)
図 49. SERDES回路次の図は、トランスミッターおよびレシーバーのデータパスのインターフェイス信号を備えたSERDES回路のトランスミッターおよびレシーバーのブロック図を示しています。この図は、同じサブバンクにあり同じI/O PLLリソースを使用している、トランスミッターおよびレシーバーの間の共有I/O PLLを示しています。シングル・データ・レート (SDR) モードおよびダブル・データ・レート (DDR) モードでは、データ幅はそれぞれ1ビットと2ビットです。
表 40.  データおよびクロックパスでサポートされているブロックおよびモード
パス モード ブロック クロックドメイン
TXデータパス TX シリアライザー SERDESクロックドメイン
RXデータパス DPA-FIFO DPA DPAクロックドメイン
シンクロナイザー DPA-SERDESクロック・ドメイン・クロッシング
ビットスリップ SERDESクロックドメイン
デシリアライザー SERDESクロックドメイン
ソフトCDR DPA DPAクロックドメイン
ビットスリップ DPAクロックドメイン
デシリアライザー DPAクロックドメイン
非DPA DPA 使用しない
シンクロナイザー 使用しない
ビットスリップ SERDESクロックドメイン
デシリアライザー SERDESクロックドメイン