インテル® Agilex™ 汎用I/OおよびLVDS SERDESユーザーガイド

ID 683780
日付 4/13/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.3.2.2.1. GPIO Intel FPGA IPの生成 (インテルQuartus Primeプロ・エディション)

IP Catalog内のGPIO Intel FPGA IPをダブルクリックして、パラメーター・エディターを起動します。パラメーター・エディターを使用すると、IPのカスタム・バリエーションを定義できます。パラメーター・エディターは、IPバリエーション合成およびオプションのシミュレーション・ファイルを生成し、バリエーションを表す .ip ファイルをプロジェクトに自動的に追加します。

次の手順に従って、パラメーター・エディターでIPの場所の指定、インスタンス化、およびカスタマイズを行います。

  1. インテル® Quartus® Primeプロジェクト (.qpf) を作成するまたは開き、インスタンス化されたIPのバリエーションを格納します。
  2. IP Catalog (Tools > IP Catalog) で、カスタマイズするGPIO Intel FPGA IPを見つけてダブルクリックします。
  3. カスタムIPバリエーションのトップレベル名を指定します。IPバリエーション名やパスには空白を含めないでください。パラメーター・エディターは、 <your_ip> .ip という名前のファイルにIPバリエーションの設定を保存します。OKをクリックするとパラメーター・エディターが表示されます。
    図 13.  GPIO Intel FPGA IPのパラメーター・エディター
  4. パラメーター・エディターでパラメーター値を設定し、コンポーネントのブロック・ダイアグラムを表示します。下部のParameterization Messagesタブには、IPパラメーターのエラーが表示されます。
  5. Generate HDLをクリックして、Generationダイアログボックスを表示します。
  6. 出力ファイルの生成オプションを指定し、Generateをクリックします。合成ファイルおよびシミュレーション・ファイルが仕様に応じて生成されます。
  7. シミュレーション向けテストベンチを生成するには、Generate > Generate Testbench Systemをクリックします。テストベンチの生成オプションを指定し、Generateをクリックします。
  8. テキストエディターにコピー・アンド・ペーストが可能なHDLインスタンス化のテンプレートを生成するには、Generate > Show Instantiation Templateをクリックします。
  9. Finishをクリックします。IPバリエーションを表すファイルをプロジェクトに追加するかどうかを確認するメッセージが表示されたら、Yesをクリックします。
  10. IPバリエーションの生成とインスタンス化の完了後は、適当にピンを割り当て、ポート接続します。