インテル® Agilex™ 汎用I/OおよびLVDS SERDESユーザーガイド

ID 683780
日付 4/13/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

4.4.2. LVDS SERDESのレシーバーのクロッキング

I/O PLLは外部クロック入力を受信し、同じクロックの異なる位相を生成します。DPAブロックは、I/O PLLからのクロックの1つを自動的に選択し、各チャネル上の受信データをアラインメントします。

シンクロナイザー回路は、DPAクロックおよびデータ・リアライメント・ブロック間の位相差を補正する1ビット幅 x 6ビット深度のFIFOバッファーです。必要に応じて、ユーザー・コントロールのデータ・リアライメント回路は、シリアル・ビット・ストリームにシングルビットまたは複数ビットのレイテンシーを挿入して、ワード境界にアライメントします。デシリアライザーはシフトレジスターおよびパラレル・ロード・レジスターを含み、内部ロジックに最大10ビットを送信します。

トランスミッターおよびレシーバーSERDESチャネルを接続する物理メディアは、シリアルデータとソース・シンクロナス・クロックとの間にスキューを導入することがあります。各SERDESチャネルとクロック間の瞬間的なスキューは、レシーバーで見られるデータおよびクロック信号のジッターによって異なります。3つの異なるモード (非DPA、DPA、およびソフトCDR) は、ソース・シンクロナス・クロック (非DPA、DPA) / リファレンス・クロック (ソフトCDR) とシリアルデータ間のスキューを克服するにあたり異なるオプションを提供します。

非DPAモードでは、ソース・シンクロナス・クロックと受信シリアルデータ間の最適な位相をスタティックに選択して、スキューを補正することができます。DPAモードでは、ソース・シンクロナス・クロックと受信シリアルデータ間のスキューを補正するために、DPA 回路が自動的に最適な位相を選択します。ソフトCDRモードは、チップ間の同期および非同期アプリケーションとSGMIIプロトコルの短距離ボード間アプリケーションのための機会を提供します。

注: 非DPAモードのみ、手動でのスキュー調整が必要です。