5.1. コンフィグレーション・スペース・レジスターとPCIe仕様の対応関係
5.2. Type 0コンフィグレーション・スペース・レジスター
5.3. Type 1コンフィグレーション・スペース・レジスター
5.4. PCI Express機能構造
5.5. Intel定義のVSECレジスター
5.6. CvPレジスター
5.7. 64ビットおよび128ビットのAvalon-MMブリッジ・レジスターの説明
5.8. Avalon-MMルートポートのプログラミング・モデル
5.9. Uncorrectable Internal Error Mask(訂正不能な内部エラーマスク)レジスター
5.10. Uncorrectable Internal Error Status(訂正不能な内部エラー・ステータス)レジスター
5.11. Correctable Internal Error Mask(訂正可能な内部エラーマスク)レジスター
5.12. Correctable Internal Error Status(訂正可能な内部エラー・ステータス)レジスター
5.7.1.1. Avalon-MM to PCI Express割り込みステータス・レジスター
5.7.1.2. Avalon-MM to PCI Express割り込みイネーブル・レジスター
5.7.1.3. PCI Express Mailbox Registers
5.7.1.4. Avalon-MM-to-PCI Expressアドレス変換テーブル
5.7.1.5. エンドポイント用のPCI Express to Avalon-MM Interrupt StatusレジスターおよびEnableレジスター
5.7.1.6. Avalon-MM Mailbox Registers
5.7.1.7. Control Register Access (CRA) Avalon-MMスレーブポート
RXブロックのコントロール・ロジックは、ルート・コンプレックスからの要求を処理するために、ハードIPブロックにインターフェイス接続します。RXブロックのコントロール・ロジックは、シングルdwordのメモリーリードとライトをサポートし、4バイトを超えるリード要求に対してはCompleter Abort (CA)でコンプリーションを生成し、4バイトを超えるライト要求に対してはそれ以上のアクションを実行することなくすべてのライトデータを破棄します。
RXブロックは、ヘッダー情報をAvalon-MMマスターに渡します。Avalon-MMマスターは、Avalon-MMインターフェイスに対応するトランザクションを生成します。要求が処理されている間は、ブリッジは別の要求を受け入れません。リード要求を処理している間、RXブロックはTXブロックが対応するコンプリーション・パケットをハードIPブロックに送信するまで、ready信号をディアサートします。ライト要求を処理する間、RXブロックは次の要求を受け入れる前にAvalon-MMインターコネクト・ファブリックに要求を送信します。