PCIeソリューションに向けた Arria V Avalon-MMインターフェイス: ユーザーガイド

ID 683773
日付 5/21/2017
Public
ドキュメント目次

coreclkout_hipは、アプリケーション層のクロックをpld_clk入力とともにIPコアへと駆動することが可能です。pld_clkはオプションで、coreclkout_hipとは異なるクロックから供給することも可能です。pld_clkの最小周波数は、coreclkout_hipの周波数より低くは設定できません。特定のアプリケーション層の制約に基づいて、PLLは設定したい周波数を派生させるために使用することができます。