PCIeソリューションに向けた Arria V Avalon-MMインターフェイス: ユーザーガイド

ID 683773
日付 5/21/2017
Public
ドキュメント目次

クロックの要約

名称

周波数

クロックドメイン

coreclkout_hip

62.5 / 125 / 250 MHz

トランザクション層とアプリケーション層間のAvalon‑STインターフェイス

pld_clk

62.5 / 125 / 250 MHz

アプリケーション層とトランザクション層

refclk

100 / 125 MHz

SERDES(トランシーバー)。SERDESブロックへの専用フリーランニング入力クロック。

reconfig_xcvr_clk

100~125 MHz

Transceiver Reconfiguration Controller