インテル® Arria® 10デバイス・データシート

ID 683771
日付 6/26/2020
Public
ドキュメント目次

フラクショナルPLLの仕様

表 38.   インテル® Arria® 10デバイスのフラクショナルPLLの仕様
シンボル パラメーター 条件 最小値 標準値 最大値 単位
fIN Input clock frequency 30 800 63 MHz
fINPFD Input clock frequency to the phase frequency detector (PFD) 30 700 MHz
fCASC_INPFD Input clock frequency to the PFD of destination cascade PLL 30 60 MHz
fVCO PLL voltage-controlled oscillator (VCO) operating range 6 14.025 GHz
tEINDUTY Input clock duty cycle 45 55 %
fOUT Output frequency for internal global or regional clock 644 MHz
fDYCONFIGCLK Dynamic configuration clock for reconfig_clk 100 MHz
tLOCK Time required to lock from end-of-device configuration or deassertion of pll_powerdown 1 ms
tDLOCK Time required to lock dynamically (任意の非ポストスケール・カウンター/遅延のスイッチオーバーまたはリコンフィグレーション後) 1 ms
fCLBW PLL closed-loop bandwidth 0.3 4 MHz
tPLL_PSERR Accuracy of PLL phase shift SmartVID以外 50 ps
SmartVID 75 ps
tARESET Minimum pulse width on the pll_powerdown signal 10 ns
tINCCJ 64 65 Input clock cycle-to-cycle jitter FREF ≥ 100 MHz 0.13 UI (p-p)
FREF < 100 MHz 650 ps (p-p)
tOUTPJ 66 Period jitter for clock output FOUT ≥ 100 MHz 600 ps (p-p)
FOUT < 100 MHz 60 mUI (p-p)
tOUTCCJ 66 Cycle-to-cycle jitter for clock output FOUT ≥ 100 MHz 600 ps (p-p)
FOUT < 100 MHz 60 mUI (p-p)
dKBIT Bit number of Delta Sigma Modulator (DSM) 32 bit
63 この仕様は、I/O最大周波数によって制限されます。達成可能な最大I/O周波数は、各I/O規格で異なり、またデザインおよびシステム固有の要因に依存します。デザインでの適切なタイミング・クロージャーを確認し、特定のデザインとシステム設定に基づくHSPICE/IBISシミュレーションを実行して、システムで達成可能な最大周波数を決定します。
64 高い入力ジッターは、PLL出力ジッターに直接影響します。PLL出力ジッターを低く抑えるには、120 psより低いジッターを持つクリーンなクロックソースを提供する必要があります。
65 N = 1の場合、FREFがfIN/Nという仕様が適用されます。
66 外部メモリー・インターフェイスのクロック出力ジッターの仕様は、 インテル® Arria® 10デバイスのメモリー出力クロックジッターの仕様の表に記載されている、別の測定方法を使用します。