インテル® Arria® 10デバイス・データシート

ID 683771
日付 6/26/2020
Public
ドキュメント目次

ASコンフィグレーション・スキームでのDCLK周波数の仕様

表 82.  ASコンフィグレーション・スキームでのDCLK周波数の仕様

次の表は、ASコンフィグレーション・スキームにおける内部クロック周波数の仕様を示しています。

DCLK 周波数の仕様は、内部オシレーターをコンフィグレーション・クロック・ソースとして使用する場合に適用されます。

ASマルチデバイス・コンフィグレーション・スキームは、100 MHzの DCLK 周波数をサポートしていません。

インテル® Quartus® Prime開発ソフトウェアでは、12.5、25、50、および100 MHzのみを設定できます。

パラメーター 最小値 標準値 最大値 インテル® Quartus® Prime開発ソフトウェアの設定 単位
DCLK frequency in AS configuration scheme 5.3 7.5 9.7 12.5 MHz
10.5 15.0 19.3 25.0 MHz
21.0 30.0 38.5 50.0 MHz
42.0 60.0 77.0 100.0 MHz