1. Agilex™ 7 FPGAのFシリーズおよびIシリーズクロッキングおよびPLLの概要
2. FシリーズおよびIシリーズのクロッキングおよびPLLのアーキテクチャーと機能
3. FシリーズおよびIシリーズのクロッキングおよびPLLのデザインの考慮事項
4. Clock Control Intel® FPGA IPコア
5. IOPLL Intel® FPGA IP Core
6. IOPLL Reconfig Intel FPGA IPコア
7. Agilex™ 7 のクロッキングおよびPLLユーザーガイド: FシリーズおよびIシリーズのアーカイブ
8. Agilex™ 7クロッキングおよびPLLユーザーガイドの文書改訂履歴
2.2.5.1. リセット
I/O PLL用のIPコアのリセット信号ポートは reset です。
リセット信号は、各I/O PLLのリセットまたは再同期化入力です。デバイスの入力ピンまたは内部ロジックによって、これらの入力信号を駆動することができます。
リセット信号がHighに駆動されると、I/O PLLカウンターはリセットされ、I/O PLL出力がクリアされ、I/O PLLのロックが解除されます。その後、VCOは公称設定に戻ります。リセット信号が再度Lowに駆動されると、I/O PLLは入力クロックソースに再同期して再びロックします。
I/O PLL がロックを喪失する度にリセット信号をアサートし、I/O PLLの入力と出力クロック間の適切な位相関係が保証されるようにする必要があります。ロック喪失状態後、I/O PLLを自動リセット (セルフリセット) に設定するには、 Quartus® PrimeのParameter Editorを使用します。
次の条件のいずれかが真の場合は、デザインにリセット信号を含めてください。
- I/O PLLリコンフィグレーションまたはクロック・スイッチオーバーがデザインでイネーブルされている。
- I/O PLLの入力クロックと出力クロック間の位相関係をロック状態喪失後も維持する必要がある。
注:
次のいずれかの状況が発生した場合は、セルフリセット機能がイネーブルされている場合でも、入力クロックが安定して仕様の範囲内になった後でI/O PLLをリセットします。
- FPGAがユーザーモードに遷移する際、I/O PLLへの入力クロックがトグルしないか、または不安定な状態になる。
- I/O PLLのリコンフィグレーション後、I/O PLLがリファレンス・クロックにロックしない。
関連情報