1. Agilex™ 7 FPGAのFシリーズおよびIシリーズクロッキングおよびPLLの概要
2. FシリーズおよびIシリーズのクロッキングおよびPLLのアーキテクチャーと機能
3. FシリーズおよびIシリーズのクロッキングおよびPLLのデザインの考慮事項
4. Clock Control Intel® FPGA IPコア
5. IOPLL Intel® FPGA IP Core
6. IOPLL Reconfig Intel FPGA IPコア
7. Agilex™ 7 のクロッキングおよびPLLユーザーガイド: FシリーズおよびIシリーズのアーカイブ
8. Agilex™ 7クロッキングおよびPLLユーザーガイドの文書改訂履歴
6.3.1.1. .mifを使用した再キャリブレーション
.mif を使用した再キャリブレーションでは、I/O PLLの再キャリブレーションのみが可能です。I/O PLLのリコンフィグレーションはできません。IOPLL Reconfig IPコアで、Recalibration Modeをイネーブルします。再キャリブレーションを選択すると、recalibration.mif ファイルが自動生成され、再キャリブレーション動作に使用できるようになります。
.mif を使用して I/O PLLの再キャリブレーションを実行するには、次の手順を実行します。
- mgmt_address[9:8] = 2’b00に設定して.mif モードを選択し、mgmt_writedata[4:0] = 2'b00に設定します。
- .mif を使用してI/O PLLで再キャリブレーションを開始するには、mgmt_write 信号を1 mgmt_clk サイクルの間アサートします。mgmt_waitrequest はIOPLL Reconfig IPコアによってアサートされ、その一方で.mif ストリーミングが進行します。
- リコンフィグレーションの完了後、mgmt_waitrequest 信号がデアサートされます。