1. Agilex™ 7 FPGAのFシリーズおよびIシリーズクロッキングおよびPLLの概要
2. FシリーズおよびIシリーズのクロッキングおよびPLLのアーキテクチャーと機能
3. FシリーズおよびIシリーズのクロッキングおよびPLLのデザインの考慮事項
4. Clock Control Intel® FPGA IPコア
5. IOPLL Intel® FPGA IP Core
6. IOPLL Reconfig Intel FPGA IPコア
7. Agilex™ 7 のクロッキングおよびPLLユーザーガイド: FシリーズおよびIシリーズのアーカイブ
8. Agilex™ 7クロッキングおよびPLLユーザーガイドの文書改訂履歴
5.4.3. IOPLL IPアのパラメーター: Cascadingタブ
| パラメーター | 値 | 説明 |
|---|---|---|
| Connect to an upstream PLL through Core clock Network Cascading (create a permit_cal input signal) | OnまたはOff | Onにすると、デスティネーション (ダウンストリーム) PLLパワーアップ・キャリブレーションをイネーブルにする入力ポートが作成されます。ソース (アップストリーム) PLLの locked 信号をこの入力ポートに接続します。 |
| Create a ‘cascade out’ signal to connect with a downstream PLL 13 | OnまたはOff | Onにすると、cascade_out ポートが作成され、このPLLがソースであり、デスティネーション (ダウンストリーム) PLLに接続されていることを示します。 |
| Connect outclk to a downstream PLL through Core Clock Network Cascading | OnまたはOff | Onにすると、PLLをアップストリームPLL としてコンフィグレーションします。 (アップストリーム) PLL出力クロック信号を (ダウンストリーム) PLLのrefclkポートに接続します。 |
| cascade_out source 13 | 0–6 | どの出力クロックをカスケードソースとして使用するかを指定します。 |
| Create an adjpllin or cclk signal to connect with an upstream PLL 13 | OnまたはOff | Onにすると入力ポートが作成され、このPLLがソースであり、デスティネーション (アップストリーム) PLLに接続されていることを示します。 |