インテル® Agilex™のクロッキングおよびPLLユーザーガイド

ID 683761
日付 3/26/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

6.4. IOPLL Reconfig IPコアの Avalon® Memory-Mappedインターフェイス-Mのインターフェイス・ポート

表 17.   IOPLL Reconfig IPコアの Avalon® Memory-Mappedインターフェイス-Mのインターフェイス・ポート
ポート 入力/出力 説明
mgmt_clk 入力 を駆動する動的リコンフィグレーションクロック IOPLL Reconfig IPコア。最大入力クロック周波数は100MHzです。このクロックは、独立したクロックソースにすることができます。フリーランニングである必要があります。つまり、リコンフィグレーション中のI/O PLLの出力に接続することはできません。
mgmt_reset 入力 アクティブハイ信号。同期リセット入力により、 IOPLL Reconfig IPコア。
mgmt_waitrequest Output このポートは、PLLリコンフィグレーションプロセスが開始されるとハイになり、PLLリコンフィグレーション中はハイのままになります。 PLLリコンフィグレーションプロセスが完了すると、このポートはLowになります。
mgmt_write 入力 アクティブハイ信号。書き込み操作を示すためにアサートします。
mgmt_read 入力 アクティブハイ信号。読み取り操作を示すためにアサートします。
mgmt_writedata[7:0] 入力 次の場合にこのポートにデータを書き込みます mgmt_write 信号がアサートされます。
mgmt_readdata[7:0] Output 次の場合にこのポートからデータを読み取ります mgmt_read 信号がアサートされます。
1119443390 入力 読み取りまたは書き込み操作用のデータバスのアドレスを指定します。
11194433100 入力 に接続するバス reconfig_from_pll [10..0] のバス IOPLL Intel® FPGA IP 芯。
11194433290 Output に接続するバス reconfig_to_pll [29..0] のバス IOPLL IPコア。