インテル® Agilex™のクロッキングおよびPLLユーザーガイド

ID 683761
日付 3/26/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

4.3. Clock Control IPコアのポートおよび信号

表 6.  インテルAgilexデバイスのClock Control IPコアのポート
ポート名 説明
inclk クロック・ネットワークへの入力信号です。
inclk0xinclk1xinclk2xinclk3x Number of Clock Inputsパラメーターで選択した値に基づいて、クロック・ネットワークに信号を入力します。
clkselect[]

クロックバッファーによって駆動されるクロック・ネットワークを駆動するために、クロックソースを動的に選択する入力です。

入力ポート [1 DOWNTO 0] 幅です。

次のリストは、clkselect[] 値の信号選択を示しています。

  • 2’b00inclk0x を選択
  • 2’b01inclk1x を選択
  • 2’b10inclk2x を選択
  • 2’b11inclk3x を選択
outclk Clock Dividerオプションが選択されていない場合のClock Control IPコアの出力です。
ena クロック・ゲート・ブロックのクロックイネーブル。この信号はアクティブHighです。
clock_div1xclock_div2xclock_div4x Clock Dividerオプションが選択されている場合のClock Control IPコアの出力です。公開されるポートの正確な組み合わせは、Clock Divider Output Portsパラメーターに指定された値によって異なります。
  • clock_div1xinclk と同じです。
  • clock_div2xinclk を2で分周します。
  • clock_div4xinclk を4で分周します。