インテル® Agilex™のクロッキングおよびPLLユーザーガイド

ID 683761
日付 3/26/2022
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

6.2. Quartus IIによるPLLダイナミック位相シフトの実装

I/O PLLのPLLリコンフィグレーション回路は、 Avalon® メモリーマップド・インターフェイス の中に IOPLL Reconfig IPコア。