Eタイル・トランシーバーPHYユーザーガイド

ID 683723
日付 12/09/2021
Public
ドキュメント目次

1. Eタイル・トランシーバーPHYの概要

更新対象:
この翻訳版は参照用であり、翻訳版と英語版の内容に相違がある場合は、英語版が優先されるものとします。翻訳版は、資料によっては英語版の更新に対応していない場合があります。最新情報につきまし ては、必ず英語版の最新資料をご確認ください。

Eタイルは、24チャネルのPAM4/NRZデュアルモード・トランシーバー・タイルです。Eタイルは、 インテル® Stratix® 10 および インテル® Agilex™ の各デバイスファミリーの複数のバリアントで使われます。それぞれのデバイスファミリーの インテル® FPGAデバイスの製品表 およびピンアウトファイル を参照して、各デバイスで実際に使用可能なトランシーバーの数を確認してください。

次の図は、Eタイル、Lタイル、およびHタイルのトランシーバー・タイルのパフォーマンス比較です。

表 1.  トランシーバー・タイルのタイプ
Fタイル チャネルの種類 チャネルの機能 チャネルハードIPアクセス
チップ間 バックプレーン
Lタイル GX 17.4Gbps (非ゼロ復帰 (NRZ)) 12.5Gbps (NRZ) PCIe* Gen3x16
GXT 26.6Gbps (NRZ)
Hタイル GX 17.4Gbps (NRZ) 17.4Gbps (NRZ)

PCIe* Gen3x16

100G Ethernet MAC

Firecode順方向誤り訂正 (FEC)

GXT 28.3Gbps (NRZ) 28.3Gbps (NRZ)
Eタイル GXE

28.9Gbps (NRZ)

57.8Gbps (パルス振幅変調 (PAM4))

10G/25G100GイーサネットMAC

リードソロモン順方向誤り訂正 (RS-FEC)

トランシーバー・タイルとFPGAファブリックの接続には、 インテル® の組み込みマルチダイ相互接続ブリッジ (EMIB) テクノロジーが使われます。