EPCQ-L シリアル・コンフィグレーション・デバイス・データシート

ID 683710
日付 5/22/2017
Public
ドキュメント目次

1.4.1. EPCQ-L デバイスピンの概要

表 8.  EPCQ-L デバイスピンの概要
ピン名 ピンタイプ 説明
nCS 入力

アクティブ Low nCS入力信号は、有効動作の始めと終わりにトグルします。この信号が High になると、デバイスは選択解除となり、DATAピンはトライステートになります。

この信号が Low になると、デバイスはイネーブルとなり、アクティブモードになります。パワーアップ後、EPCQ-L デバイスは任意の動作を開始する前にnCS信号の立ち下がりエッジを必要とします。

DCLK 入力

FPGA が提供するDCLK信号です。この信号は、シリアル・インターフェイスのタイミングを提供します。DATA0ピンに提供されたデータは、DCLK信号の立ち上がりで EPCQ-L デバイスにラッチされます。DATAピンのデータはDCLK信号の立ち下がりエッジ後に変更され、次のDCLK信号の立ち下りにエッジで FPGA にラッチされます。

DATA0 I/O

AS x1 モードでは、このピンを EPCQ-L デバイスへの書き込みまたは EPCQ-L デバイスをプログラムするための入力信号ピンとして使用します。書き込みまたはプログラムの動作中、データはDCLK信号の立ち上がりエッジでラッチされます。

AS x4 モードでは、このピンを I/O 信号ピンとして使用します。書き込みまたはプログラムの動作中、このピンはデータを EPCQ-L デバイスにシリアルに遷移する入力ピンとして機能します。データはDCLK信号の立ち上がりエッジでラッチされます。読み出しまたはコンフィグレーションの動作中、このピンはデータを EPCQ-L デバイスから FPGA にシリアルに遷移する出力信号ピンとして機能します。データはDCLK信号の立ち下がりエッジでシフトアウトされます。

拡張クアッド入力高速バイト書き込み動作中、このピンはデータを EPCQ-L デバイスにシリアルに遷移する入力ピンとして機能します。データはDCLK信号の立ち上がりエッジでラッチされます。拡張クアッド入力高速読み出し動作中、このピンはデータを EPCQ-L デバイスから FPGA にシリアルに遷移する出力信号ピンとして機能します。データはDCLK信号の立ち下がりエッジでシフトアウトされます。

DATA1 I/O

AS x1 モードでは、読み出しまたはコンフィグレーションの動作中に、このピンをデータを EPCQ-L デバイスから FPGA にシリアルに遷移する出力信号ピンとして使用します。AS x4 モードでは、このピンは I/O 信号ピンとして使用します。信号の遷移はDCLK信号の立ち下がりエッジ上にあります。

拡張クアッド入力高速バイト書き込み動作中、このピンはデータを EPCQ-L デバイスにシリアルに遷移する入力信号ピンとして機能します。データはDCLK信号の立ち上がりエッジでラッチされます。

拡張クアッド入力高速読み出し動作中、このピンはデータを EPCQ-L デバイスから FPGA にデータをシリアルに遷移する出力信号ピンとして機能します。データはDCLK信号の立ち下がりエッジでシフトアウトされます。読み出し、コンフィグレーション、またはプログラムの動作中、nCS信号を Low にプルダウンすることで、EPCQ-L デバイスをイネーブルにできます。

DATA2 I/O

AS x1 モードでは、このピンは 1.8-V 電源に接続する必要があります。

AS x4 モードでは、このピンを読み出しまたはコンフィグレーションの動作中にデータを EPCQ-L デバイスから FPGA にシリアルに遷移する出力信号として使用します。信号の遷移はDCLK信号の立ち下がりエッジにあります。

拡張クアッド入力高速バイト書き込み動作中、このピンはデータを EPCQ-L デバイスにシリアルに遷移する入力ピンとして機能します。データはDCLK信号の立ち上がりエッジでラッチされます。拡張クアッド入力高速読み出し動作中、このピンはデータを EPCQ-L デバイスから FPGA にシリアルに遷移する出力信号として使用します。このデータはDCLK信号の立ち下がりエッジでシフトアウトされます。

DATA3 I/O

AS x1 モードでは、このピンは 1.8 V 電源に接続する必要があります。

AS x4 モードでは、読み出しまたはコンフィグレーションの動作中に、このピンをデータを EPCQ-L デバイスから FPGA にシリアルに遷移する出力信号として使用します。信号の遷移はDCLK信号の立ち下がりエッジ上にあります。

拡張クアッド入力高速バイト書き込み動作中、このピンはデータを EPCQ-L デバイスにシリアルに遷移する入力ピンとして機能します。データはDCLK信号の立ち上がりエッジでラッチされます。拡張クアッド入力高速読み出し動作中、このピンはデータを EPCQ-L デバイスから FPGA にシリアルに遷移する出力信号として機能します。このデータはDCLK信号の立ち下がりエッジでシフトアウトされます。

VCC 電源

電源ピンを 1.8 V の電源に接続します。

GND グラウンド

グラウンドピンを表します。