インテルのみ表示可能 — GUID: wtw1398489241021
Ixiasoft
1.8.1.1.1. TB ビットが 0 に設定されている場合の EPCQ-L256 のブロック保護ビット
1.8.1.1.2. TB ビットが 1 に設定されている場合の EPCQ-L256 のブロック保護ビット
1.8.1.1.3. TB ビットが 0 に設定されている場合の EPCQ-L512 のブロック保護ビット
1.8.1.1.4. TB ビットが 1 に設定されている場合の EPCQ-L512 のブロック保護ビット
1.8.1.1.5. TB ビットが 0 に設定されている場合の EPCQ-L1024 のブロック保護ビット
1.8.1.1.6. TB ビットが 1 に設定されている場合の EPCQ-L1024 のブロック保護ビット
インテルのみ表示可能 — GUID: wtw1398489241021
Ixiasoft
1.8.1.1.1. TB ビットが 0 に設定されている場合の EPCQ-L256 のブロック保護ビット
ステータスレジスター内容 | メモリー内容 | |||||
---|---|---|---|---|---|---|
TB ビット | BP3 ビット | BP2 ビット | BP1 ビット | BP0 ビット | 保護領域 | 非保護領域 |
0 | 0 | 0 | 0 | 0 | 無 | すべてのセクター |
0 | 0 | 0 | 0 | 1 | セクター 511 | セクター (0 ~ 510) |
0 | 0 | 0 | 1 | 0 | セクター (510 ~ 511) | セクター (0 ~ 509) |
0 | 0 | 0 | 1 | 1 | セクター (508 ~ 511) | セクター (0 ~ 507) |
0 | 0 | 1 | 0 | 0 | セクター (504 ~ 511) | セクター (0 ~ 503) |
0 | 0 | 1 | 0 | 1 | セクター (496 ~ 511) | セクター (0 ~ 495) |
0 | 0 | 1 | 1 | 0 | セクター (480 ~ 511) | セクター (0 ~ 479) |
0 | 0 | 1 | 1 | 1 | セクター (448 ~ 511) | セクター (0 ~ 447) |
0 | 1 | 0 | 0 | 0 | セクター (384 ~ 511) | セクター (0 ~ 383) |
0 | 1 | 0 | 0 | 1 | セクター (256 ~ 511) | セクター (0 ~ 255) |
0 | 1 | 0 | 1 | 0 | すべてのセクター | 無 |
0 | 1 | 0 | 1 | 1 | すべてのセクター | 無 |
0 | 1 | 1 | 0 | 0 | すべてのセクター | 無 |
0 | 1 | 1 | 0 | 1 | すべてのセクター | 無 |
0 | 1 | 1 | 1 | 0 | すべてのセクター | 無 |
0 | 1 | 1 | 1 | 1 | すべてのセクター | 無 |