このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. Intel® Agilex™ コンフィグレーション・ユーザーガイド
2. Intel® Agilex™ コンフィグレーションの詳細
3. Intel® Agilex™ のコンフィグレーション・スキーム
4. Intel® FPGA IPデザインでリセットリリースを含む
5. リモート・システム・アップデート (RSU)
6. Intel® Agilex™ のコンフィグレーション機能
7. Intel® Agilex™ のデバッグガイド
8. Intel® Agilex™ コンフィグレーションのユーザーガイドのアーカイブ
9. Intel® Agilex™ コンフィグレーションのユーザーガイドのドキュメントの改訂履歴
3.2.1. ASコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュ・デバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 最大許容外部AS_DATAピンスキュー遅延ガイドライン
3.2.6. シリアル・フラッシュ・デバイスのプログラミング
3.2.7. シリアル・フラッシュ・メモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. インテル® Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグガイドライン
3.2.12. ASコンフィグレーションのピン・アサインメント
3.2.7. シリアル・フラッシュ・メモリーのレイアウト
シリアル・フラッシュ・デバイスは、コンフィグレーション・データをセクションに保存します。
次の図は、シリアル・フラッシュ・デバイスでの非HPS Intel® Agilex™ コンフィグレーション・データ・マッピングのセクションを示しています。 HPSデバイスのフラッシュ・メモリー・レイアウトの詳細については、HPSテクニカル・リファレンス・マニュアルの Intel® Agilex™ SoCFPGAビットストリームのセクションを参照してください。
図 42. シリアル・フラッシュ・メモリーのレイアウト図
.サードパーティーのプログラマーを使用して.rpdをプログラムする場合、シリアル・フラッシュ・デバイスのアドレス0からコンフィグレーション・データが保存されていることを確認してください。.jicまたは.pofファイルを使用する場合、 Intel® Agilex™ はシリアル・フラッシュ・デバイスのアドレス0から始まるコンフィグレーションデータを自動的にプログラムします。