Intel® Agilex™ コンフィグレーション・ユーザーガイド

ID 683673
日付 12/14/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

3.2.7. シリアル・フラッシュ・メモリーのレイアウト

シリアル・フラッシュ・デバイスは、コンフィグレーション・データをセクションに保存します。

次の図は、シリアル・フラッシュ・デバイスでの非HPS Intel® Agilex™ コンフィグレーション・データ・マッピングのセクションを示しています。 HPSデバイスのフラッシュ・メモリー・レイアウトの詳細については、HPSテクニカル・リファレンス・マニュアル Intel® Agilex™ SoCFPGAビットストリームのセクションを参照してください。

図 42. シリアル・フラッシュ・メモリーのレイアウト図

.サードパーティーのプログラマーを使用して.rpdをプログラムする場合、シリアル・フラッシュ・デバイスのアドレス0からコンフィグレーション・データが保存されていることを確認してください。.jicまたは.pofファイルを使用する場合、 Intel® Agilex™ はシリアル・フラッシュ・デバイスのアドレス0から始まるコンフィグレーションデータを自動的にプログラムします。