このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. Intel® Agilex™ コンフィグレーション・ユーザーガイド
2. Intel® Agilex™ コンフィグレーションの詳細
3. Intel® Agilex™ のコンフィグレーション・スキーム
4. Intel® FPGA IPデザインでリセットリリースを含む
5. リモート・システム・アップデート (RSU)
6. Intel® Agilex™ のコンフィグレーション機能
7. Intel® Agilex™ のデバッグガイド
8. Intel® Agilex™ コンフィグレーションのユーザーガイドのアーカイブ
9. Intel® Agilex™ コンフィグレーションのユーザーガイドのドキュメントの改訂履歴
3.2.1. ASコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュ・デバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 最大許容外部AS_DATAピンスキュー遅延ガイドライン
3.2.6. シリアル・フラッシュ・デバイスのプログラミング
3.2.7. シリアル・フラッシュ・メモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. インテル® Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグガイドライン
3.2.12. ASコンフィグレーションのピン・アサインメント
2.4.1. SDMピン・マッピング
SDM I/Oピンは、コンフィグレーションや、電力管理やSEU検出などの他の機能に使用できます。 インテル® Quartus® PrimeソフトウェアのAssignments > Device > Device and Pin Options ダイアログ ボックスを使用して、SDM I/O ピンの機能を指定します。
修正しました Avalon® -ST x8およびASx4のSDMI / Oピン・アサインメント
Avalon® -ST x8およびASx4コンフィグレーション・スキームは、以下の表にリストされている専用のSDM I/Oピン割り当てを使用します。MSELおよびAVSTx8_DATA0からAVSTx8_DATA8および AS x4 には、このアサインメントを使用します。
| SDMピン | MSEL関数 | コンフィグレーション・ソース関数 | |
|---|---|---|---|
| Avalon® -ST x8 | AS x4 | ||
| SDM_IO0 | — | — | — |
| SDM_IO1 | — | AVSTx8_DATA2 | AS_DATA1 |
| SDM_IO2 | — | AVSTx8_DATA0 | AS_CLK |
| SDM_IO3 | — | AVSTx8_DATA3 | AS_DATA2 |
| SDM_IO4 | — | AVSTx8_DATA1 | AS_DATA0 |
| SDM_IO5 | MSEL0 | — | AS_nCSOO |
| SDM_IO6 | — | AVSTx8_DATA4 | AS_DATA3 |
| SDM_IO7 | MSEL1 | — | AS_nCSO2 |
| SDM_IO8 | — | AVSTx8_READY |
AS_nCSO3 |
| SDM_IO9 | MSEL2 | — | AS_nCSO1 |
| SDM_IO10 | — | AVSTx8_DATA7 | — |
| SDM_IO11 | — | AVSTx8_VALID | — |
| SDM_IO12 | — | — | — |
| SDM_IO13 | — | AVSTx8_DATA5 | — |
| SDM_IO14 | — | AVSTx8_CLK | — |
| SDM_IO15 | — | AVSTx8_DATA6 | AS_nRST |
| SDM_IO16 | — | — | — |