このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. Intel® Agilex™ コンフィグレーション・ユーザーガイド
2. Intel® Agilex™ コンフィグレーションの詳細
3. Intel® Agilex™ のコンフィグレーション・スキーム
4. Intel® FPGA IPデザインでリセットリリースを含む
5. リモート・システム・アップデート (RSU)
6. Intel® Agilex™ のコンフィグレーション機能
7. Intel® Agilex™ のデバッグガイド
8. Intel® Agilex™ コンフィグレーションのユーザーガイドのアーカイブ
9. Intel® Agilex™ コンフィグレーションのユーザーガイドのドキュメントの改訂履歴
3.2.1. ASコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュ・デバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 最大許容外部AS_DATAピンスキュー遅延ガイドライン
3.2.6. シリアル・フラッシュ・デバイスのプログラミング
3.2.7. シリアル・フラッシュ・メモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. インテル® Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグガイドライン
3.2.12. ASコンフィグレーションのピン・アサインメント
2.4.2. MSEL設定
電源投入後、MSEL[2:0]ピンはデバイスのコンフィグレーション・スキームを指定します。 4.7-kΩの抵抗を使用して、MSEL[2:0]ピンをVCCIO_SDMにプルアップするか、コンフィグレーション・スキームのMSEL[2:0]設定で必要に応じてグランドにプルダウンします。
図 8. MSELプルダウンおよびプルダウン回路図
| コンフィグレーション・スキーム | MSEL[2:0] |
|---|---|
| Avalon-ST (x32) | 000 |
| Avalon-ST (x16) | 101 |
| Avalon-ST (x8) | 110 |
| AS (Fast mode – for CvP)4 | 001 |
| AS (Normal mode) | 011 |
| JTAG only5 | 111 |
また、 インテル® Quartus® PrimeソフトウェアのDevice and Pin OptionsダイアログボックスのConfigurationページでコンフィグレーション・スキームを指定する必要があります。
図 9. MSEL値を指定するための コンフィグレーション・スキームの指定
4 AS Fastモードを使用していて、100ミリ秒の PCIe* リンクアップを気にしない場合でも、18ミリ秒以内にVCCIO_SDM 電源をランプアップする必要があります。 このランプアップ要件により、 Intel® Agilex™ デバイスがアクセスを開始したときにASx4デバイスが動作電圧範囲内にあることが保証されます。
5 JTAG設定は、セキュリティーのために無効にされていない限り、有効なMSEL設定で機能します。