このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
インテルのみ表示可能 — GUID: qsz1553277491755
Ixiasoft
1. Intel® Agilex™ コンフィグレーション・ユーザーガイド
2. Intel® Agilex™ コンフィグレーションの詳細
3. Intel® Agilex™ のコンフィグレーション・スキーム
4. Intel® FPGA IPデザインでリセットリリースを含む
5. リモート・システム・アップデート (RSU)
6. Intel® Agilex™ のコンフィグレーション機能
7. Intel® Agilex™ のデバッグガイド
8. Intel® Agilex™ コンフィグレーションのユーザーガイドのアーカイブ
9. Intel® Agilex™ コンフィグレーションのユーザーガイドのドキュメントの改訂履歴
3.2.1. ASコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュ・デバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 最大許容外部AS_DATAピンスキュー遅延ガイドライン
3.2.6. シリアル・フラッシュ・デバイスのプログラミング
3.2.7. シリアル・フラッシュ・メモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. インテル® Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグガイドライン
3.2.12. ASコンフィグレーションのピン・アサインメント
インテルのみ表示可能 — GUID: qsz1553277491755
Ixiasoft
3.2.5. 最大許容外部AS_DATAピンスキュー遅延ガイドライン
ASデータピンのスキューを最小限に抑える必要があります。
スキュー遅延には、次の要素が含まれます。
- PCB上のボードトレースの長さの違いによる遅延
- フラッシュデバイスの静電容量負荷
次の表に、AS_CLK周波数に応じた最大許容スキュー遅延を示します。インテルは、スキュー遅延がこの表で指定されている最大遅延を超えないように、IBISシミュレーションを実行することを推奨します。
シンボル | 説明 | 周波数 | 最低値 | 典型的 | 最大値 |
---|---|---|---|---|---|
Text_skew | 指定されたAS_CLK周波数のAS_DATAのスキュー遅延 | 166 MHz | — | — | 3.6 |
125 MHz | — | — | 4.0 | ||
115 MHz | — | — | 4.2 | ||
100 MHz | — | — | 5.0 | ||
<100 MHz | — | — | 5.0 |