このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. Intel® Agilex™ コンフィグレーション・ユーザーガイド
2. Intel® Agilex™ コンフィグレーションの詳細
3. Intel® Agilex™ のコンフィグレーション・スキーム
4. Intel® FPGA IPデザインでリセットリリースを含む
5. リモート・システム・アップデート (RSU)
6. Intel® Agilex™ のコンフィグレーション機能
7. Intel® Agilex™ のデバッグガイド
8. Intel® Agilex™ コンフィグレーションのユーザーガイドのアーカイブ
9. Intel® Agilex™ コンフィグレーションのユーザーガイドのドキュメントの改訂履歴
3.2.1. ASコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュ・デバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 最大許容外部AS_DATAピンスキュー遅延ガイドライン
3.2.6. シリアル・フラッシュ・デバイスのプログラミング
3.2.7. シリアル・フラッシュ・メモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. インテル® Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグガイドライン
3.2.12. ASコンフィグレーションのピン・アサインメント
3.3.3. JTAGマルチデバイス・コンフィグレーション
1つのJTAGチェーン内で複数のデバイスのコンフィグレーションが可能です。このコンフィグレーション設定の場合、次のピン接続とガイドラインに従います。
- JTAGに互換性のある1つのヘッダーがJTAGチェーン内の複数のデバイスに接続します。ダウンロード・ケーブルのドライブ能力が、JTAGチェーン内のデバイス数に対する唯一の制限です。
- 1つのJTAGチェーン内に4つ以上のデバイスが存在する場合、オンボードバッファーを使用してTCK、TDI、およびTMSピンをバッファーします。JTAGをサポートする他のインテルFPGAデバイスも、このチェーンに接続することが可能です。