このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. Intel® Agilex™ コンフィグレーション・ユーザーガイド
2. Intel® Agilex™ コンフィグレーションの詳細
3. Intel® Agilex™ のコンフィグレーション・スキーム
4. Intel® FPGA IPデザインでリセットリリースを含む
5. リモート・システム・アップデート (RSU)
6. Intel® Agilex™ のコンフィグレーション機能
7. Intel® Agilex™ のデバッグガイド
8. Intel® Agilex™ コンフィグレーションのユーザーガイドのアーカイブ
9. Intel® Agilex™ コンフィグレーションのユーザーガイドのドキュメントの改訂履歴
3.2.1. ASコンフィグレーション・スキームのハードウェア・コンポーネントとファイルの種類
3.2.2. ASシングル・デバイス・コンフィグレーション
3.2.3. 複数のシリアル・フラッシュ・デバイスを使用するAS
3.2.4. ASコンフィグレーション・タイミング・パラメーター
3.2.5. 最大許容外部AS_DATAピンスキュー遅延ガイドライン
3.2.6. シリアル・フラッシュ・デバイスのプログラミング
3.2.7. シリアル・フラッシュ・メモリーのレイアウト
3.2.8. AS_CLK
3.2.9. アクティブ・シリアル・コンフィグレーション・ソフトウェアの設定
3.2.10. インテル® Quartus® Primeのプログラミング手順
3.2.11. ASコンフィグレーション・スキームのデバッグガイドライン
3.2.12. ASコンフィグレーションのピン・アサインメント
3.1.7.1.2. PFL II IPコアを使用したAvalon-STコンフィグレーションの制御
ホスト内のPFL II IPコアは、コンフィグレーション・プロセスの開始、フラッシュ・メモリー・デバイスからのデータの読み込み、およびAvalon-STコンフィグレーション・スキームを使用する Intel® Agilex™ デバイスのコンフィグレーションをいつ行うかを決定します。
図 20. フラッシュ・メモリー・データを使用するFPGAコンフィグレーション
PFL II IPコアは、フラッシュ・メモリー・デバイスのプログラミングとFPGAコンフィグレーションのいずれか、またはその両方に使用することができます。以下の条件のいずれかがデザインにあてはまる場合、両方の機能を実行するには個別にPFL IIの機能を作成します。
- フラッシュデータ変更の頻度が低い場合。
- コンフィグレーション・ホストにアクセスするJTAGまたはインシステム・プログラミング (ISP) がある場合。
- インテル以外のFPGAデータでフラッシュ・メモリー・デバイスをプログラミングする場合 (ASSP用の初期化ストレージなど)。PFL II IPコアを使用し、以下の目的に対してフラッシュ・メモリー・デバイスをプログラミングすることが可能です。
- 初期化データの書き込み
- ホストロジックでの読み込みおよび初期化制御を実装するデザイン・ソース・コードの格納