インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 11/12/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

インテルのみ表示可能 — GUID: pmw1481130377518

Ixiasoft

ドキュメント目次

18.4. USB 2.0 ULPI PHY信号の説明

表 182.  ULPI PHYインターフェイス

ULPI PHYインターフェイスは、PHYからのulpi_clk信号に同期しています。

ポート名

ビット幅

方向

説明

ulpi_clk

1

入力

ULPI Clock

高速ULPI PHYから供給される60MHzのクロックを受信します。信号はすべて、クロックの立ち上がりエッジに同期しています。

ulpi_dir

1

入力

ULPI Data Bus Control

1 - PHYには、USB OTGコントローラーに転送するデータがあります。

0 - PHYには、転送するデータがありません。

ulpi_nxt

1

入力

ULPI Next Data Control

PHYがUSB OTGコントローラーからの現在のバイトを受け入れたことを示します。PHYが送信している際は、この信号は、コントローラーに対して新しいバイトが利用可能であることを示します。

ulpi_stp

1

出力

ULPI Stop Data Control

コントローラーはこの信号をHighに駆動し、データストリームの終わりを示します。コントローラーはまた、この信号をHighに駆動してPHYからのデータを要求することもできます。

ulpi_data[7:0]

8

双方向

双方向のデータバスです。アイドル時にコントローラーによってLowに駆動されます。