このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル改訂履歴
2. ハード・プロセッサー・システムの概要
3. Cortex-A53 MPCore Processor
4. Cache Coherency Unit
5. System Memory Management Unit
6. システム・インターコネクト
7. ブリッジ
8. DMAコントローラー
9. オンチップRAM
10. ECC (エラー検出訂正) コントローラー
11. Clock Manager
12. システム・マネージャー
13. Reset Manager
14. ハード・プロセッサー・システムのI/Oピンの多重化
15. NANDフラッシュ・コントローラー
16. SD/MMCコントローラー
17. イーサネット・メディア・アクセス・コントローラー
18. USB 2.0 OTG Controller
19. SPIコントローラー
20. I2Cコントローラー
21. UARTコントローラー
22. 汎用I/Oインターフェイス
23. タイマー
24. ウォッチドッグ・タイマー
25. CoreSightのデバッグとトレース
A. ブートとコンフィグレーション
B. Accessing the Secure Device Manager Quad SPI Flash Controller through HPS
3.5.1. 例外レベル
3.5.2. 仮想化
3.5.3. メモリー管理ユニット
3.5.4. レベル1キャッシュ
3.5.5. レベル2メモリーシステム
3.5.6. スヌープ制御ユニット
3.5.7. 暗号化による拡張
3.5.8. NEONマルチメディア・プロセッシング・エンジン
3.5.9. 浮動小数点演算装置
3.5.10. ACEバス・インターフェイス
3.5.11. アボート処理
3.5.12. キャッシュ保護
3.5.13. 汎用割り込みコントローラー
3.5.14. 汎用タイマー
3.5.15. デバッグモジュール
3.5.16. キャッシュ・コヒーレンシー・ユニット
3.5.17. クロックソース
25.4.1. デバッグ・アクセス・ポート
25.4.2. CoreSight SoC-400タイムスタンプ・ジェネレーター
25.4.3. システム・トレース・マクロセル
25.4.4. トレースファネル
25.4.5. CoreSightのトレース・メモリー・コントローラー
25.4.6. AMBAトレース・バス・レプリケーター
25.4.7. トレース・ポート・インターフェイス・ユニット
25.4.8. NoCトレースポート
25.4.9. エンベデッド・クロス・トリガー・システム
25.4.10. エンベデッド・トレース・マクロセル
25.4.11. HPSのデバッグAPBインターフェイス
25.4.12. FPGAインターフェイス
25.4.13. デバッグクロック
25.4.14. デバッグのリセット
19.4.2. SPIコントローラーの概要
SPIコントローラーをシリアルマスターまたはシリアルスレーブのペリフェラル・デバイスに接続するには、ペリフェラルで、次のインターフェイスのうち少なくとも1つを備えている必要があります。†
- Motorola SPI Protocol - Motorola社より提供される4線式、全二重のシリアルプロトコルです。スレーブ選択ラインは、SPIコントローラーがアイドルまたは無効になっている際にHighで保持されます。詳細は、「Motorola SPI Protocol」を参照してください。†
- Texas Instruments Serial Protocol (SSP) - 4線式、全二重のシリアルプロトコルです。SPIおよびMicrowireプロトコルに使用されるスレーブ選択ラインは、SSPプロトコルのフレーム・インジケーターとしても機能します。詳細は、「Texas Instruments Synchronous Serial Protocol (SSP)」を参照してください。†
- National Semiconductor Microwire - 半二重のシリアルプロトコルであり、シリアルマスターからターゲット・シリアル・スレーブに送信される制御ワードを使用します。詳細は、「National Semiconductor Microwire Protocol」を参照してください。Control Register 0 (CTRLR0) のFRF (Frame Format) ビット・フィールドをプログラミングして、使用するプロトコルを選択することが可能です。†
SPIコントローラーがサポートするシリアルプロトコルにより、ハードウェアを使用してシリアルスレーブを選択またはアドレス指定することが可能になります。シリアルスレーブは、専用のハードウェア選択ラインの制御下で選択されます。シリアルマスターから生成される選択ラインの数は、バスに存在するシリアルスレーブの数に等しくなります。シリアルマスター・デバイスは、データ転送が開始する前に、ターゲット・シリアル・スレーブの選択ラインをアサートします。このアーキテクチャーは、図 83 のA部に表されています。†
ソフトウェアで実装する場合、すべてのシリアル・スレーブ・デバイスの入力選択ラインは、シリアルマスターの単一のスレーブ選択出力から発生している必要があります。このモードでは、シリアルマスターのスレーブ選択出力は1つのみであると想定されています。†
ソフトウェア・ドメインのメインプログラムは、ターゲット・スレーブ・デバイスの選択を制御します。このアーキテクチャーは、次の図 83 のB部に表されています。ソフトウェアは、マスターデバイスからのシリアル転送要求に応答するスレーブの選択を制御します。†
図 83. ハードウェアまたはソフトウェアによるスレーブの選択