インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 11/12/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

6.1.3. レートアダプター

システム・インターコネクトはレートアダプターを実装し、L3マスター・ペリフェラルからL3インターコネクトに要求を伝送するデータパケットをバッファーします。レートアダプターにより、低帯域幅チャネルのデータを高帯域幅チャネルに転送します。

レート・アダプター・モジュール (noc_mpu_m0_L4_MP_rate_ad_main_RateAdapter) は、l3_main_free_clkをクロックとして使用するデータパスと、分周クロックのl4_mp_clkl4_sp_clkl4_sys_clkを使用するデータパスの間に位置します。これらの帯域幅の切れ目において、レートアダプターは、インターコネクト・データ経路の効率的な使用を保証します。レートアダプターは、L4_MP_rate_ad_main_RateAdapter_Rateレジスターを使用してコンフィグレーションすることができます。