インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 11/12/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

11.3.2. PLLの統合

2つのPLLには、同一の出力クロックのセットが含まれています。PLL0は、MPUおよびインターコネクト のクロックに使用することを目的としています。PLL1の出力は、HPSのマスター・ペリフェラルにルーティングされます。

図 30. クロック・マネージャーにおけるPLLの統合
表 84.  PLL直接出力ブートモードでは、最大周波数と最小周波数はそれぞれ200MHzと10MHzです。
PLL 出力カウンター クロック名
メインPLL C0 pll_main_c0
C1 pll_main_c1
C2 pll_main_c2
C3 pll_main_c3
ペリフェラルPLL C0 pll_peri_c0
C1 pll_peri_c1
C2 pll_peri_c2
C3 pll_peri_c3
注: メインPLLとペリフェラルPLLのクロックスライス出力は、リセット終了時に無効になります。