インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 11/12/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

3.5.5. レベル2メモリーシステム

  • 1MBのL2キャッシュは4つのプロセッサーで共有されます。
    • 16ウェイ・セット・アソシアティブ・キャッシュ構造
    • 1行あたり64バイト
  • スヌープ制御ユニット (SCU) は、データの一貫性とECCの保護を提供します。
  • 128ビットの AMBA* 4 ACEバスを介してシステムとインターフェイス接続します。