このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル改訂履歴
2. ハード・プロセッサー・システムの概要
3. Cortex-A53 MPCore Processor
4. Cache Coherency Unit
5. System Memory Management Unit
6. システム・インターコネクト
7. ブリッジ
8. DMAコントローラー
9. オンチップRAM
10. ECC (エラー検出訂正) コントローラー
11. Clock Manager
12. システム・マネージャー
13. Reset Manager
14. ハード・プロセッサー・システムのI/Oピンの多重化
15. NANDフラッシュ・コントローラー
16. SD/MMCコントローラー
17. イーサネット・メディア・アクセス・コントローラー
18. USB 2.0 OTG Controller
19. SPIコントローラー
20. I2Cコントローラー
21. UARTコントローラー
22. 汎用I/Oインターフェイス
23. タイマー
24. ウォッチドッグ・タイマー
25. CoreSightのデバッグとトレース
A. ブートとコンフィグレーション
B. Accessing the Secure Device Manager Quad SPI Flash Controller through HPS
3.5.1. 例外レベル
3.5.2. 仮想化
3.5.3. メモリー管理ユニット
3.5.4. レベル1キャッシュ
3.5.5. レベル2メモリーシステム
3.5.6. スヌープ制御ユニット
3.5.7. 暗号化による拡張
3.5.8. NEONマルチメディア・プロセッシング・エンジン
3.5.9. 浮動小数点演算装置
3.5.10. ACEバス・インターフェイス
3.5.11. アボート処理
3.5.12. キャッシュ保護
3.5.13. 汎用割り込みコントローラー
3.5.14. 汎用タイマー
3.5.15. デバッグモジュール
3.5.16. キャッシュ・コヒーレンシー・ユニット
3.5.17. クロックソース
25.4.1. デバッグ・アクセス・ポート
25.4.2. CoreSight SoC-400タイムスタンプ・ジェネレーター
25.4.3. システム・トレース・マクロセル
25.4.4. トレースファネル
25.4.5. CoreSightのトレース・メモリー・コントローラー
25.4.6. AMBAトレース・バス・レプリケーター
25.4.7. トレース・ポート・インターフェイス・ユニット
25.4.8. NoCトレースポート
25.4.9. エンベデッド・クロス・トリガー・システム
25.4.10. エンベデッド・トレース・マクロセル
25.4.11. HPSのデバッグAPBインターフェイス
25.4.12. FPGAインターフェイス
25.4.13. デバッグクロック
25.4.14. デバッグのリセット
3.5.6.1. 実装の詳細
プロセッサーがコヒーレント・メモリー位置に書き込む際に、SCUは関連するデータが一貫している (更新、タグ付け、または無効化されている) ことを保証します。同様に、SCUはコヒーレント・メモリー位置からの読み出し操作を監視します。要求されているデータがすでに他のプロセッサーのL1キャッシュに格納されている場合、データは要求元のプロセッサーに直接返されます。データがL1キャッシュにない場合は、SCUはL2キャッシュに読み出しを発行します。データがL2キャッシュメモリーにない場合に、読み出しはメインメモリーにはじめて転送されます。最終的な目的は、メモリーの全体的なパフォーマンスを最大限に引き上げ、電力消費を最小限に抑えることです。
SCUは、プロセッサーに属するL1データキャッシュ間において、双方向の一貫性を維持します。プロセッサーの1つがキャッシュ可能な書き込みを実行する際に、他のL1キャッシュで同じ位置がキャッシュされている場合、SCUはそれを更新します。
非コヒーレント・データは、標準の読み出しまたは書き込み動作として処理されます。
複数のCPUが同時にL2キャッシュにアクセスを試みた場合、SCUはそれらの調停を行います。