インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 11/12/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

22.2. GPIOインターフェイスのブロック図とシステムへの統合

次の図は、GPIOインターフェイスのブロック図を表しています。この図に続き、GPIOインターフェイスのピンの表を示します。

図 124.  インテル® Agilex™ SoC GPIO
表 199.  GPIOインターフェイス・ピンの表
ピン名 マッピングされるGPIO信号名 備考
HPS_DEDICATED_Q1 [12:1] GPIO 0 [11:0] 入力/出力
HPS_DEDICATED_Q2 [12:1] GPIO 0 [23:12] 入力/出力
HPS_DEDICATED_Q3 [12:1] GPIO 1 [11:0] 入力/出力
HPS_DEDICATED_Q4 [12:1] GPIO 1 [23:12] 入力/出力