インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 11/12/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

12.3.1.6. HPSとFPGAの間のGPIOインターコネクト

32個の汎用入力と32個の汎用出力がFPGAに提供され、システム・マネージャーのレジスターを介して制御されます。入力ピンを介して割り込みは生成されません。入力はすべて、システム・マネージャー内で同期されます。出力信号はFPGAで同期する必要があります。
  • h2f_gp_in [31:0] - FPGAファブリックから駆動される汎用信号を読み出す、低遅延、低パフォーマンスでシンプルな方法を提供します。FPGAがユーザーモードでない場合、このフィールドの値は未定義です。
  • h2f_gp_out [31:0] - 汎用信号をFPGAファブリックに駆動する、低遅延、低パフォーマンスでシンプルな方法を提供します。読み出されると、FPGAファブリックに駆動されている現在の値を返します。