インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 11/12/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

19.3.2. FPGAへのルーティング

FPGAへのルーティングには、2セットのSPIマスターピンと2セットのSPIスレーブピンを使用することができます。信号名を以下に示します。

表 187.  FPGAへのルーティングにおけるSPIマスター信号
信号名 信号幅 方向 説明
spim_mosi_o 1 出力

SPIマスターの送信データライン

spim_miso_i 1 入力

SPIマスターの受信データライン

spim_ss_in_n 1 入力

マスター競合入力

spim_mosi_oe 1 出力

SPIマスターの出力イネーブル

spim_ss0_n_o 1 出力

Slave Select 0

SPIマスターからのスレーブ選択信号

spim_ss1_n_o 1 出力

Slave Select 1

2番目のスレーブをこのマスターに接続できるようにします

spim_ss2_n_o 1 出力

Slave Select 2

3番目のスレーブをこのマスターに接続できるようにします

spim_ss3_n_o 1 出力

Slave Select 3

4番目のスレーブをこのマスターに接続できるようにします

spim_sclk_out 1 出力 シリアルクロック出力
表 188.  FPGAへのルーティングにおけるSPIスレーブ信号
信号名 信号幅 方向 説明
spis_miso_o 1 出力

SPIスレーブの送信データライン

spis_mosi_i 1 入力

SPIスレーブの受信データライン

spis_ss_in_n 1 出力

マスター競合入力

spis_miso_oe 1 出力

SPIスレーブの出力イネーブル

spis_sclk_in 1 入力

シリアルクロック入力