このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル改訂履歴
2. ハード・プロセッサー・システムの概要
3. Cortex-A53 MPCore Processor
4. Cache Coherency Unit
5. System Memory Management Unit
6. システム・インターコネクト
7. ブリッジ
8. DMAコントローラー
9. オンチップRAM
10. ECC (エラー検出訂正) コントローラー
11. Clock Manager
12. システム・マネージャー
13. Reset Manager
14. ハード・プロセッサー・システムのI/Oピンの多重化
15. NANDフラッシュ・コントローラー
16. SD/MMCコントローラー
17. イーサネット・メディア・アクセス・コントローラー
18. USB 2.0 OTG Controller
19. SPIコントローラー
20. I2Cコントローラー
21. UARTコントローラー
22. 汎用I/Oインターフェイス
23. タイマー
24. ウォッチドッグ・タイマー
25. CoreSightのデバッグとトレース
A. ブートとコンフィグレーション
B. Accessing the Secure Device Manager Quad SPI Flash Controller through HPS
3.5.1. 例外レベル
3.5.2. 仮想化
3.5.3. メモリー管理ユニット
3.5.4. レベル1キャッシュ
3.5.5. レベル2メモリーシステム
3.5.6. スヌープ制御ユニット
3.5.7. 暗号化による拡張
3.5.8. NEONマルチメディア・プロセッシング・エンジン
3.5.9. 浮動小数点演算装置
3.5.10. ACEバス・インターフェイス
3.5.11. アボート処理
3.5.12. キャッシュ保護
3.5.13. 汎用割り込みコントローラー
3.5.14. 汎用タイマー
3.5.15. デバッグモジュール
3.5.16. キャッシュ・コヒーレンシー・ユニット
3.5.17. クロックソース
25.4.1. デバッグ・アクセス・ポート
25.4.2. CoreSight SoC-400タイムスタンプ・ジェネレーター
25.4.3. システム・トレース・マクロセル
25.4.4. トレースファネル
25.4.5. CoreSightのトレース・メモリー・コントローラー
25.4.6. AMBAトレース・バス・レプリケーター
25.4.7. トレース・ポート・インターフェイス・ユニット
25.4.8. NoCトレースポート
25.4.9. エンベデッド・クロス・トリガー・システム
25.4.10. エンベデッド・トレース・マクロセル
25.4.11. HPSのデバッグAPBインターフェイス
25.4.12. FPGAインターフェイス
25.4.13. デバッグクロック
25.4.14. デバッグのリセット
17.6.5.2.3. エンドツーエンドのトランスペアレント・クロック
エンドツーエンドのトランスペアレント・クロックは、スレーブクロックとマスタークロック間のエンドツーエンドの遅延測定メカニズムをサポートします。エンドツーエンドのトランスペアレント・クロックは、一般的なブリッジ、ルーター、リピーターのようにすべてのメッセージを転送します。PTPパケットの滞留時間は、PTPパケットが入力ポートから出力ポートまでに必要とした時間です。†
エンドツーエンドのトランスペアレント・クロック内のSYNCパケットの滞留時間は、関連付けられているFollow_Up PTPパケットが送信される前に、その訂正フィールドで更新されます。同様に、エンドツーエンドのトランスペアレント・クロック内のDelay_Reqパケットの滞留時間は、関連付けられているDelay_Resp PTPパケットが送信される前に、その訂正フィールドで更新されます。そのため、スナップショットは、PTPメッセージのSYNCまたはDelay_reqの場合にのみ、入力ポートと出力ポートの両方で取得する必要があります。スナップショットは、Timestamp Control (gmacgrp_timestamp_control)レジスターのスナップショット選択ビット (SNAPTYPSEL) をb'10に設定することで取得することができます。†
snaptypselビットは、Timestamp Controlレジスターのビット15とビット14とともに、スナップショットを取得する必要があるPTPパケットタイプのセットを決定します。次の表に、エンコードを示します。†
| snaptypsel (ビット[17:16]) | tsmstrena (ビット15) | tsevntena (ビット14) | PTPメッセージ |
|---|---|---|---|
| 0x0 | X | 0 | SYNC、Follow_Up、Delay_Req、Delay_Resp |
| 0x0 | 0 | 1 | SYNC |
| 0x0 | 1 | 1 | Delay_Req |
| 0x1 | X | 0 | SYNC、Follow_Up、Delay_Req、Delay_Resp、Pdelay_Req、Pdelay_Resp、 Pdelay_Resp_Follow_Up |
| 0x1 | 0 | 1 | SYNC、Pdelay_Req、Pdelay_Resp |
| 0x1 | 1 | 1 | Delay_Req、Pdelay_Req、Pdelay_Resp |
| 0x2 | X | X | SYNC、Delay_Req |
| 0x3 | X | X | Pdelay_Req、Pdelay_Resp |