このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル改訂履歴
2. ハード・プロセッサー・システムの概要
3. Cortex-A53 MPCore Processor
4. Cache Coherency Unit
5. System Memory Management Unit
6. システム・インターコネクト
7. ブリッジ
8. DMAコントローラー
9. オンチップRAM
10. ECC (エラー検出訂正) コントローラー
11. Clock Manager
12. システム・マネージャー
13. Reset Manager
14. ハード・プロセッサー・システムのI/Oピンの多重化
15. NANDフラッシュ・コントローラー
16. SD/MMCコントローラー
17. イーサネット・メディア・アクセス・コントローラー
18. USB 2.0 OTG Controller
19. SPIコントローラー
20. I2Cコントローラー
21. UARTコントローラー
22. 汎用I/Oインターフェイス
23. タイマー
24. ウォッチドッグ・タイマー
25. CoreSightのデバッグとトレース
A. ブートとコンフィグレーション
B. Accessing the Secure Device Manager Quad SPI Flash Controller through HPS
3.5.1. 例外レベル
3.5.2. 仮想化
3.5.3. メモリー管理ユニット
3.5.4. レベル1キャッシュ
3.5.5. レベル2メモリーシステム
3.5.6. スヌープ制御ユニット
3.5.7. 暗号化による拡張
3.5.8. NEONマルチメディア・プロセッシング・エンジン
3.5.9. 浮動小数点演算装置
3.5.10. ACEバス・インターフェイス
3.5.11. アボート処理
3.5.12. キャッシュ保護
3.5.13. 汎用割り込みコントローラー
3.5.14. 汎用タイマー
3.5.15. デバッグモジュール
3.5.16. キャッシュ・コヒーレンシー・ユニット
3.5.17. クロックソース
25.4.1. デバッグ・アクセス・ポート
25.4.2. CoreSight SoC-400タイムスタンプ・ジェネレーター
25.4.3. システム・トレース・マクロセル
25.4.4. トレースファネル
25.4.5. CoreSightのトレース・メモリー・コントローラー
25.4.6. AMBAトレース・バス・レプリケーター
25.4.7. トレース・ポート・インターフェイス・ユニット
25.4.8. NoCトレースポート
25.4.9. エンベデッド・クロス・トリガー・システム
25.4.10. エンベデッド・トレース・マクロセル
25.4.11. HPSのデバッグAPBインターフェイス
25.4.12. FPGAインターフェイス
25.4.13. デバッグクロック
25.4.14. デバッグのリセット
18.6.3.2. デバイス・トランザクション
デバイスとしてコンフィグレーションされている場合、USB OTGコントローラーは単一のFIFOバッファーを使用し、すべてのOUTエンドポイントのデータを受信します。受信FIFOバッファーは、受信したデータパケットのステータス (バイトカウント、データのパケットID (PID)、受信データの有効性など) を保持します。データが受信されると、DMAコントローラーはFIFOバッファーからデータを読み出します。FIFOバッファーのオーバーフロー状態が発生すると、コントローラーはNAKでOUTパケットに応答し、内部でポインターを巻き戻します。
INエンドポイントの場合、コントローラーは各エンドポイントに専用の送信バッファーを使用します。アプリケーションでは、USBホストが非周期的なエンドポイントにアクセスする順序を予測する必要はありません。送信中にFIFOバッファーのアンダーラン状態が発生すると、コントローラーは巡回冗長コード (CRC) を反転し、USBリンクでパケットを破損しているとしてマークします。
アプリケーションは、トランザクション・レベルの動作において、エンドポイントごとに一度に1つのデータパケットを処理します。ソフトウェアは、各パケットの完了時に割り込みを受信します。アプリケーションは、USBリンクで受信したハンドシェイク応答に基づき、トランザクションを再試行するか、次のトランザクションに進むかを決定します。これは、転送内のすべてのパケットが完了するまで行われます。