インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 11/12/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

4.3.1. コマンドのマッピング

CCUは、ACEまたはACE-liteのコマンドバリアントに応じて、トランザクションを異なる位置に送信します。
表 43.  コマンドのマッピングXの値は、Don't careを表しています。
ARSNOOP[3:0] ARDOMAIN[1:0] ARBAR[1:0] ACE/ACE-Liteトランザクション トランザクション・タイプ
4’b0000 2'b00、2'b11 2'bX0 ReadNoSnoop スヌーピングなし
4’b0000 2'b01、2'b10 2'bX0 ReadOnce コヒーレント
4’b1000 2'b00、2'b01、2'b10 2'bX0 CleanShared キャッシュ・メンテナンス
4’b1001 2'b00、2'b01、2'b10 2'bX0 CleanInvalid キャッシュ・メンテナンス
4’b1101 2'b00、2'b01、2'b10 2'bX0 MakeInvalid キャッシュ・メンテナンス
3’b000 2'b00、2'b11 2'bX0 WriteNoSnoop スヌーピングなし
3’b000 2'b01、2'b10 2'bX0 WriteUnique コヒーレント
3’b001 2'b01、2'b10 2'bX0 WriteLineUnique1 コヒーレント
1 WriteLine Uniqueは、FPGA2HPSインターフェイスでのみサポートされています。