このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル改訂履歴
2. ハード・プロセッサー・システムの概要
3. Cortex-A53 MPCore Processor
4. Cache Coherency Unit
5. System Memory Management Unit
6. システム・インターコネクト
7. ブリッジ
8. DMAコントローラー
9. オンチップRAM
10. ECC (エラー検出訂正) コントローラー
11. Clock Manager
12. システム・マネージャー
13. Reset Manager
14. ハード・プロセッサー・システムのI/Oピンの多重化
15. NANDフラッシュ・コントローラー
16. SD/MMCコントローラー
17. イーサネット・メディア・アクセス・コントローラー
18. USB 2.0 OTG Controller
19. SPIコントローラー
20. I2Cコントローラー
21. UARTコントローラー
22. 汎用I/Oインターフェイス
23. タイマー
24. ウォッチドッグ・タイマー
25. CoreSightのデバッグとトレース
A. ブートとコンフィグレーション
B. Accessing the Secure Device Manager Quad SPI Flash Controller through HPS
3.5.1. 例外レベル
3.5.2. 仮想化
3.5.3. メモリー管理ユニット
3.5.4. レベル1キャッシュ
3.5.5. レベル2メモリーシステム
3.5.6. スヌープ制御ユニット
3.5.7. 暗号化による拡張
3.5.8. NEONマルチメディア・プロセッシング・エンジン
3.5.9. 浮動小数点演算装置
3.5.10. ACEバス・インターフェイス
3.5.11. アボート処理
3.5.12. キャッシュ保護
3.5.13. 汎用割り込みコントローラー
3.5.14. 汎用タイマー
3.5.15. デバッグモジュール
3.5.16. キャッシュ・コヒーレンシー・ユニット
3.5.17. クロックソース
25.4.1. デバッグ・アクセス・ポート
25.4.2. CoreSight SoC-400タイムスタンプ・ジェネレーター
25.4.3. システム・トレース・マクロセル
25.4.4. トレースファネル
25.4.5. CoreSightのトレース・メモリー・コントローラー
25.4.6. AMBAトレース・バス・レプリケーター
25.4.7. トレース・ポート・インターフェイス・ユニット
25.4.8. NoCトレースポート
25.4.9. エンベデッド・クロス・トリガー・システム
25.4.10. エンベデッド・トレース・マクロセル
25.4.11. HPSのデバッグAPBインターフェイス
25.4.12. FPGAインターフェイス
25.4.13. デバッグクロック
25.4.14. デバッグのリセット
4. Cache Coherency Unit
CCUは、コヒーレンシー・インターコネクト、キャッシュ・コヒーレンシー・コントローラー (CCC)、および分散仮想メモリー (DVM) のサポートで構成されます。
インテル® Agilex™ ハード・プロセッサー・システム (HPS) のキャッシュ・コヒーレンシー・ユニット (CCU) は、共有されるデータの一貫性を保証します。HPS内およびFPGAロジックに組み込まれている専用のマスター・ペリフェラルは、CCUを介してコヒーレント・メモリーにアクセスします。システム・インターコネクトからのキャッシュ可能なトランザクションは、CCUにルーティングされます。
CCUは、 ARM® Cortex® -A53 MPCore™ キャッシュ・サブシステムとのI/Oコヒーレンシーを提供します。I/Oコヒーレンシーは1方向のコヒーレンシーとも呼ばれます。これにより、HPSペリフェラルとFPGAマスター (I/Oマスター) は、 Cortex® -A53 MPCore™ プロセッサーのコアと同じ、システムメモリーの一貫したビューを認識できるようになります。CCUには、エラー保護ロジックおよび、コヒーレント・アクセス時の最適なパフォーマンスを実現するロジックも含まれています。 CCU内のコヒーレント・エージェント・インターフェイス (CAI) は、非コヒーレント・インターコネクトを介して非コヒーレントなアクセスをアドレス指定されているスレーブポートに転送します。
次のマスターポートがCCUにインターフェイス接続します。
- Cortex® -A53 MPCore™ プロセッサー
- FPGA-to-HPSブリッジ
- 変換制御ユニット (TCU) (SMMUの一部)
- システム・インターコネクトにインターフェイス接続するHPSペリフェラルI/Oマスターポート
- EMAC0/1/2
- USB0/1
- DMA
- SD/MMC
- NAND
- エンベデッド・トレース・ルーター (ETR)
CCUは、次のHPSスレーブポートにインターフェイス接続します。
- HPS2FPGAポート
- 外部SDRAMメモリー
- オンチップRAM
- 汎用割り込みコントローラー (GIC)
- ペリフェラル・スレーブおよびマスターCSRスレーブポート
- SDRAMレジスターグループ