このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. インテル® Agilex™ ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル改訂履歴
2. ハード・プロセッサー・システムの概要
3. Cortex-A53 MPCore Processor
4. Cache Coherency Unit
5. System Memory Management Unit
6. システム・インターコネクト
7. ブリッジ
8. DMAコントローラー
9. オンチップRAM
10. ECC (エラー検出訂正) コントローラー
11. Clock Manager
12. システム・マネージャー
13. Reset Manager
14. ハード・プロセッサー・システムのI/Oピンの多重化
15. NANDフラッシュ・コントローラー
16. SD/MMCコントローラー
17. イーサネット・メディア・アクセス・コントローラー
18. USB 2.0 OTG Controller
19. SPIコントローラー
20. I2Cコントローラー
21. UARTコントローラー
22. 汎用I/Oインターフェイス
23. タイマー
24. ウォッチドッグ・タイマー
25. CoreSightのデバッグとトレース
A. ブートとコンフィグレーション
B. Accessing the Secure Device Manager Quad SPI Flash Controller through HPS
3.5.1. 例外レベル
3.5.2. 仮想化
3.5.3. メモリー管理ユニット
3.5.4. レベル1キャッシュ
3.5.5. レベル2メモリーシステム
3.5.6. スヌープ制御ユニット
3.5.7. 暗号化による拡張
3.5.8. NEONマルチメディア・プロセッシング・エンジン
3.5.9. 浮動小数点演算装置
3.5.10. ACEバス・インターフェイス
3.5.11. アボート処理
3.5.12. キャッシュ保護
3.5.13. 汎用割り込みコントローラー
3.5.14. 汎用タイマー
3.5.15. デバッグモジュール
3.5.16. キャッシュ・コヒーレンシー・ユニット
3.5.17. クロックソース
25.4.1. デバッグ・アクセス・ポート
25.4.2. CoreSight SoC-400タイムスタンプ・ジェネレーター
25.4.3. システム・トレース・マクロセル
25.4.4. トレースファネル
25.4.5. CoreSightのトレース・メモリー・コントローラー
25.4.6. AMBAトレース・バス・レプリケーター
25.4.7. トレース・ポート・インターフェイス・ユニット
25.4.8. NoCトレースポート
25.4.9. エンベデッド・クロス・トリガー・システム
25.4.10. エンベデッド・トレース・マクロセル
25.4.11. HPSのデバッグAPBインターフェイス
25.4.12. FPGAインターフェイス
25.4.13. デバッグクロック
25.4.14. デバッグのリセット
6.1.4. 調停とQoS (Quality of Service)
複数のトランザクションが同じインターコネクト・リソースを同時に必要としている場合は、調停ロジックで競合を解決します。QoS (Quality of Service) ロジックにより、競合をどのように解決するかを制御することができます。
調停とQoSロジックは、連携してシステムの最適なパフォーマンスを実現します。例えば、QoSのパラメーターを設定することにより、他のマスターを犠牲にして1つのマスターがインターコネクトの帯域幅を使い果たすことを防ぐことができます。
システム・インターコネクトは、プログラミング可能なQoSジェネレーターによってQoSの最適化をサポートします。QoSジェネレーターは、マスター・インターフェイスに対応するインターコネクト・イニシエーターにあります。イニシエーターはインターコネクトにパケットを挿入します。それぞれのパケットは、マスターとスレーブ間のトランザクションを伝送します。各QoSジェネレーターは、個々のトランザクションの処理に優先順位をつけるコントロール信号を作成することで、パフォーマンス要件を満たします。
HPSシステム・インターコネクトの調停とQoSは、次の概念に基づいています。
- Priority - 各パケットには優先度の値があります。調停ロジックは通常、優先度の高いパケットにリソースを割り当てます。
- Urgency - 各マスターには緊急度の値があります。パケットを開始する際に、マスターはその緊急度に等しい優先度を割り当てます。
- Pressure - データパスには強制度の値があります。強制度の値が上がると、そのパス上のパケットは優先度も上がったものとして扱われます。
- Hurry - 各マスターには至急度の値があります。至急度のレベルが上がると、そのマスターからのパケットはすべて、優先度も上がったものとして扱われます。
適切なQoS設定は、各コンポーネントとペリフェラルのパフォーマンス要件、およびシステム全体のパフォーマンス要件に応じて異なります。インテルでは、HPSシステム・インターコネクトのQoS設定を変更する前に、QoSの最適化手法を十分に理解することを推奨しています。