インテル® Agilex™ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル

ID 683567
日付 1/25/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.2.5.2. 他のHPSインターフェイス

  • TPIUトレース—SoC-FPGAファブリックで作成されたトレースデータを送信します。
  • FPGAシステム・トレース・マクロセル (STM)—FPGAファブリックでのハードウェア・イベントの送信を可能にするインターフェイスです。このハードウェア・イベントは、HPSトレースデータに格納されます。
  • FPGAクロストリガー—CoreSightトリガーシステムでFPGA内のIPコアにトリガーを送信すること (またはその逆) を可能にするインターフェイスです。
  • DMAペリフェラル・インターフェイス—複数のペリフェラル要求チャネルです。
  • 割り込み—ソフトIPコアがMPU割り込みコントローラーに割り込みを直接提供できるようにします。
  • MPUのスタンバイとイベント—FPGAファブリックにMPUがスタンバイモードであることを通知する信号、およびCortex–A53プロセッサーをイベント待機 (WFE) 状態からウェイクアップさせる信号です。
  • HPSデバッグ・インターフェイス—HPSのデバッグ制御ドメイン (デバッグAPB) をFPGAに拡張するインターフェイスです。