このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. インテル® Agilex™ハード・プロセッサー・システムのテクニカル・リファレンス・マニュアル改訂履歴
2. ハード・プロセッサー・システムの概要
3. Cortex-A53 MPCoreプロセッサー
4. キャッシュ・コヒーレンシー・ユニット
5. システムメモリー管理ユニット
6. システム・インターコネクト
7. HPSのブリッジ
8. DMAコントローラー
9. オンチップRAM
10. ECC (エラー検出訂正) コントローラー
11. クロック・マネージャー
12. リセット・マネージャー
13. システム・マネージャー
14. ハード・プロセッサー・システムのI/Oピンの多重化
15. NANDフラッシュ・コントローラー
16. SD/MMCコントローラー
17. イーサネット・メディア・アクセス・コントローラー
18. USB 2.0 OTGコントローラー
19. SPIコントローラー
20. I2Cコントローラー
21. UARTコントローラー
22. 汎用I/Oインターフェイス
23. タイマー
24. ウォッチドッグ・タイマー
25. CoreSightのデバッグとトレース
A. ブートとコンフィグレーション
B. HPSを介したセキュア・デバイス・マネージャーQuad SPIフラッシュ・コントローラーへのアクセス
3.5.1. 例外レベル
3.5.2. 仮想化
3.5.3. メモリー管理ユニット
3.5.4. レベル1キャッシュ
3.5.5. レベル2メモリーシステム
3.5.6. スヌープ制御ユニット
3.5.7. 暗号化による拡張
3.5.8. NEONマルチメディア・プロセッシング・エンジン
3.5.9. 浮動小数点演算装置
3.5.10. ACEバス・インターフェイス
3.5.11. アボートの処理
3.5.12. キャッシュ保護
3.5.13. 汎用割り込みコントローラー
3.5.14. 汎用タイマー
3.5.15. デバッグモジュール
3.5.16. キャッシュ・コヒーレンシー・ユニット
3.5.17. クロックソース
25.4.1. デバッグ・アクセス・ポート
25.4.2. CoreSight SoC-400タイムスタンプ・ジェネレーター
25.4.3. システム・トレース・マクロセル (STM)
25.4.4. トレースファネル
25.4.5. CoreSightのトレース・メモリー・コントローラー
25.4.6. AMBAトレース・バス・レプリケーター
25.4.7. トレース・ポート・インターフェイス・ユニット
25.4.8. NoCトレースポート
25.4.9. エンベデッド・クロス・トリガー・システム
25.4.10. エンベデッド・トレース・マクロセル
25.4.11. HPSのデバッグAPBインターフェイス
25.4.12. FPGAインターフェイス
25.4.13. デバッグクロック
25.4.14. デバッグのリセット
15.3. NANDフラッシュ・コントローラーの信号の説明
NANDのピンはすべて、次のカテゴリーのいずれかに属している必要があります。
- HPS I/O
- FPGA I/O
| ピン | サポートされるデータ幅 | サポートされるCEとR/Bの数 |
|---|---|---|
| HPSピン | 8ビットまたは16ビット | 1 |
| FPGA ピン | 8ビットまたは16ビット | 1 – 4 |
複数のNANDデバイスを接続する必要がある場合は、NANDインターフェイスをFPGAロジックにルーティングする必要があります。HPSピンを使用する場合、使用できるCEとR/Bのペアは1つのみです。FPGAピンを使用する場合は、複数のCEとR/Bのペアを使用することができます。
注: オプションは相互に排他的です。つまり、HPSピンを使用して、CEおよびR/B信号をFPGAピンにルーティングすることはできません。
| プラットフォーム・デザイナーのポート名 | FPGAに接続 | HPS I/Oに接続 | HPSピンの名称 |
|---|---|---|---|
| nand_adq_i[15:0] | はい | はい | NAND_ADQ[15:0] |
| nand_adq_oe | はい | はい | |
| nand_adq_o[15:0] | はい | はい | |
| nand_ale_o | はい | はい | NAND_ALE |
| nand_ce_o[3:0] | はい、4つのチップイネーブル | はい、1つのチップイネーブル | NAND_CE_N |
| nand_cle_o | はい | はい | NAND_CLE |
| nand_re_o | はい | はい | NAND_RE_N |
| nand_rdy_busy_i[3:0] | はい、4つのReady/Busy信号 | はい、1つのReady/Busy信号 | NAND_RB |
| nand_we_o | はい | はい | NAND_WE_N |
| nand_wp_o | はい | はい | NAND_WP_N |
| FPGAに接続 | HPS I/Oに接続 | HPSピンの名称 | |
| はい | はい | NAND_ADQ[15:0] | |
| はい | はい | ||
| はい | はい | ||
| はい | はい | NAND_ALE | |
| はい、4つのチップイネーブル | はい、1つのチップイネーブル | NAND_CE_N | |
| はい | はい | NAND_CLE | |
| はい | はい | NAND_RE_N | |
| はい、4つのReady/Busy信号 | はい、1つのReady/Busy信号 | NAND_RB | |
| はい | はい | NAND_WE_N | |
| はい | はい | NAND_WP_N |